CO. группы ChongMing (HK) международное, Ltd

CHONGMING GROUP (HK) INT'L CO., LTD.

Manufacturer from China
Активный участник
3 лет
Главная / продукты / Flash Memory IC Chip /

Интегральная схемаа MCU Низко-Pwr Prec сетноой-аналогов двойной ADC Flash/EE микроконтроллера ADUC7060BSTZ32

контакт
CO. группы ChongMing (HK) международное, Ltd
Город:shenzhen
Страна/регион:china
Контактное лицо:MsDoris Guo
контакт

Интегральная схемаа MCU Низко-Pwr Prec сетноой-аналогов двойной ADC Flash/EE микроконтроллера ADUC7060BSTZ32

Спросите последнюю цену
Номер модели :ADUC7060BSTZ32
Количество минимального заказа :Свяжитесь мы
Условия оплаты :ПайПал, Вестерн Юнион, ТТ
Способность поставки :50000 частей в день
Срок поставки :Будут погружены товары в течение 3 дней раз получали фонд
Упаковывая детали :LQFP48
Описание :ВСПЫШКА 48-LQFP IC 16/32-Bit 10MHz 32KB микроконтроллера ARM7® MicroConverter® ADuC7xxx (16K x 16) (
Размер RAM данных :4 KB
Разрешение ADC :24 бита
Количество I/Os :I/O 14
Минимальная рабочая температура :- 40 c
Максимальная рабочая температура :+ 125 c
Упаковка :Поднос
more
контакт

Add to Cart

Найти похожие видео
Посмотреть описание продукта

Интегральная схемаа MCU Низко-Pwr Prec сетноой-аналогов двойной ADC Flash/EE микроконтроллера ADUC7060BSTZ32

ОСОБЕННОСТИ

  • Сетноой-аналогов вход-выход
  • Двойные (24-bit) ADCs
  • фильтры тарифа выхода ADC Одно-законченных и дифференциальныхся входных сигналов Programmable 4 Hz к 8 КГц) Programmable цифровые (
  • Встроенная тарировка системы
  • Режим деятельности низкой мощности
  • Основной (24-bit) канал ADC
  • 2 дифференциальных этапа входного сигнала пар или 4 одно-законченных каналов PGA (1 до 512)
  • Дискретный ряд входного сигнала: ±2.34 mV к ±1.2 v
  • шум 30 nV rms
  • Вспомогательный (24-bit) ADC: 4 дифференциальных пары или 7 одно- законченных каналов
  • возбуждения датчика ссылки точности На-обломока (±10 ppm/°C) источники Programmable настоящие
  • μA 200 к 2 выход DAC напряжения тока ряда источника мам настоящих одиночных 14 сдержанный
  • Микроконтроллер
  • Ядр ARM7TDMI, порт архитектуры JTAG 16-/32-bit RISC поддерживает загрузку кода и отлаживает множественные хронометрируя варианты
  • Память
  • 32 память кб (× 16) Flash/EE 16 кб, включая 2 кб стерженя 4 кб (1 × 32) SRAM кб
  • Инструменты
  • загрузка В-цепи, JTAG основала для того чтобы отлаживать низкую цену, систему разработки программ QuickStartTM
  • Сообщения взаимодействуют интерфейс SPI (5 Mbps)
  • 4-byte получают и передают На-обломок I/O и I2C FIFOs UART peripherals серийный (мастера/раба)
  • общецелевые таймеры 4× (захвата) включая будильника таймер
  • Таймер сторожевого пса
  • Регулятор Vectored прерывания для FIQ и IRQ
  • 8 уровней приоритета для каждого типа прерывания прерывания на входных сигналах края или штыря уровня внешних
  • шестнадцатиразрядный, 6 входные сигналы/выходов канала PWM общецелевые
  • До 14 штыря GPIO который уступчивая сила полно 3,3 v
  • AVDD/DVDD определило для 2,5 v (±5%)
  • Активный режим: 2,74 мамы (@ 640 КГц, ADC0 активный) 10 мам (@ 10,24 MHz, оба ADCs активный)
  • Поверены, что будут данные по обратной связи Rev. F Документа поставленные аналоговыми устройствами точны и надежны. Однако, никакая ответственность не принята аналоговыми устройствами за свою пользу, ни за все нарушения патентов или других прав третьих лиц которые могут последовать из своя польза. Спецификации подвергают для того чтобы изменить без предварительного уведомления. Никакая лицензия не подарена косвенно или в противном случае под всеми патентом или патентными правами аналоговых устройств. Trademarksandregisteredtrademarksarethepropertyoftheirrespectiveowners.
  • Пакеты и диапазон температур
  • Полно определенный для −40°C к руководству LFCSP деятельности 32 +125°C (5 mm × 5 mm)
  • 48-lead LFCSP и LQFP
  • Производные
  • 32-lead LFCSP (ADuC7061)
  • руководство LQFP и 48 LFCSP 48-lead (ADuC7060)
  • ПРИМЕНЕНИЯ
  • Промышленная автоматизация и управление производственным процессом умные, точность воспринимая системы, 4 мамы к 20 мам
  • основанные на петл умные датчики

ОБЩЕЕ ОПИСАНИЕ

Серии ADuC7060/ADuC7061 полно интегрированы, 8 kSPS, 24 сдержанных системы сбора данных включая память аналого-цифровых преобразователей сигм-перепада высокой эффективности multichannel (Σ-Δ) (ADCs), шестнадцатиразрядных/трицатидвухразрядных ARM7TDMI® MCU, и Flash/EE на одиночном обломоке.

ADCs состоят из основного ADC с 2 дифференциальными парами или 4 одно-законченными каналами и вспомогательного ADC с до 7 каналами. ADCs работают в одно-законченном или дифференциальномся режиме входного сигнала. Одноканальный амортизированный выход DAC напряжения тока доступен на обломоке. Ряд выхода DAC programmable до ряд из 4 рядов напряжения тока.

Приборы работают от генератора на-обломока и гена PLL классифицируя внутренние высокочастотные часы до 10,24 MHz. Ядр микроконтроллера машины ARM7TDMI, шестнадцатиразрядной/трицатидвухразрядной RISC предлагая до 10 MIPS пикового представления; кб 4 кб SRAM и 32 слаболетучей памяти Flash/EE обеспечен на обломоке. Ядр ARM7TDMI осматривает все память и регистры как одиночный линейный массив.

ADuC7060/ADuC7061 содержит 4 таймера. Timer1 будильника таймер со способностью принести часть из режима энергосбережения. Timer2 конфигурируемо как таймер сторожевого пса. Шестнадцатиразрядное PWM с 6 каналами выхода также обеспечено. ADuC7060/ADuC7061 содержит предварительный регулятор прерывания. Регулятор vectored прерывания (VIC) позволяет каждому прерыванию быть назначенным уровень приоритета. Он также поддерживает, который гнездят прерывания к максимальному уровню 8 в IRQ и FIQ. Когда IRQ и FIQ прерывают совмещены поддержаны источники, итог 16, который гнездят уровней прерывания. микропрограммное обеспечение фабрики На-обломока поддерживает загрузку в-цепи серийную через порты последовательного интерфейса UART и nonintrusive эмулирование через интерфейс JTAG. Части работают от 2,375 v к 2,625 v над промышленным диапазоном температур −40°C к +125°C.

Запрос Корзина 0