Add to Cart
Технология микросхемы ATMEGA2560-16AU/высокая эффективность Atmel, микроконтроллер низкой мощности AVR® 8-разрядный
1.Features
Высокая эффективность, микроконтроллер низкой мощности AVR®
8-разрядный
•Предварительное зодчество RISC 135 сильных инструкций – большинств
одиночная деятельность регистров исполнения 32 x 8 такта
общецелевая работая полностью статическая до 16 MIPS объема на 16
MHz множителе цикла На-обломока 2
•Слаболетучие байты памятей 64K/128K/256K программы и данных
выносливости В-системы Само-Programmable внезапной: 10 000
напишите/стирание задействует опционный раздел кода ботинка с
независимой BitsIn-системой замка программируя ботинком ProgramTrue
На-обломока Чтени-Пока-напишите байты EEPROMEndurance деятельности
4K: 100 000 напишите/стирание задействует 8K байты внутреннее SRAM-
до замка области памяти байт 64K опционного внешнего программируя
для безопасности программного обеспечения
•Возможности Границ-развертки интерфейса JTAG (STD 1149,1 IEEE
уступчивого) согласно На-обломоку JTAG стандартному обширному
отлаживают программирование поддержки вспышки, EEPROM, взрывателей,
и битов замка через интерфейс JTAG
•Периферийный отличает 2 8-разрядными таймером/счетчиками с
отдельным Prescaler и сравнивает таймер/счетчик режима 4
шестнадцатиразрядные с отдельным Prescaler, сравните и счетчик в
реальном времени режима захвата с отдельные каналами генератора 4
8-разрядными PWM 6/12 каналов PWM с Programmable разрешением от 2
до 16 битов (ATmega1281/2561, ATmega640/1280/2560) – выход сравните
модулятор/демодулятор 8/16-channel, 10 бит ADC (ATmega1281/2561,
ATmega640/1280/2560) – Programmable сериал 2/4 USART
(ATmega1281/2561, ATmega640/1280/2560) – мастер/байт
последовательного интерфейса раба SPI ориентировал двухпрободный
таймер сторожевого пса последовательного интерфейса Programmable с
прерыванием компаратора отдельного На-обломока генератора
На-обломока сетноым-аналогов и будильника на изменении Pin
•Особенный микроконтроллер отличает источниками генератора возврата
включения питания и Programmable обнаружения Брауна-вне внутренними
откалибрированными внешнего и внутренних прерывания 6 режимов сна:
Уменьшение бесполезного, ADC шума, Сил-спасение, сила-вниз,
положение боевой готовности, и выдвинутое положение боевой
готовности
•I/O и пакеты 54/86 Programmable линий I/O (ATmega1281/2561,
ATmega640/1280/2560) – 64 пусковая площадка QFN/MLF, 64 руководство
TQFP (ATmega1281/2561) – 100 руководство TQFP, 100 шарик CBGA
(ATmega640/1280/2560) – RoHS/полно зеленое
•Диапазон температур: – - 40°C к 85°C промышленному
•Ультра-низкий режим расхода энергии активный: 1 MHz, 1.8V: режим
силы-вниз 510 μA-: 0,1 μA на 1.8V
2.describe
Ядр AVR совмещает богатый набор инструкций с 32 общецелевыми работая регистрами. Все 32 регистра сразу соединены с арифметическим блоком логики (ALU), регистрами allowingtwo независимыми, который нужно получить доступ в одной одиночной инструкции исполненной в одном clockcycle. Приводя архитектура больше код эффективный пока достигающ объемов вверх toten микроконтроллеры CISC времен более быстро чем обычные. ATmega640/1280/1281/2560/2561 обеспечивает следующие особенности: 64K/128K/256Kbytes вспышки В-системы Programmable с Чтени-Пока-пишут возможности, 4K bytesEEPROM, 8K байты SRAM, линии 54/86 общецелевые I/O, 32 общецелевых работая регистра, счетчик в реальном времени (RTC), 6 гибкие таймер/счетчиков с comparemodes и PWM, 4 USARTs, байт ориентировало двухпрободный последовательный интерфейс, 16 канал, 10 бит ADC с опционным дифференциальным этапом с programmable увеличением, таймером входного сигнала programmableWatchdog с внутренним генератором, портом SPI серийным, интерфейсом теста compliantJTAG STD 1149,1 IEEE, также используемым для получения доступа к На-обломока отлаживайте систему и программирование и 6 режимов энергосбережения программного обеспечения дискретные. Бесполезный режим останавливает CPUwhile позволяющ SRAM, таймеру/счетчикам, порту SPI, и прерывает систему к continuefunctioning. Режим силы-вниз не будет сохранять содержание регистра но будет замерзать генератор, выводя все другие функции из строя обломока до следующего возврата прерывания или оборудования. режим InPower-спасения, асинхронный таймер продолжается побежать, позволяющ потребителю поддерживать основание таймера пока остаток прибора спит. Шум Reductionmode ADC останавливает C.P.U. и все модули I/O за исключением асинхронных таймера и ADC, для того чтобы уменьшить переключая шум во время преобразований ADC. В режиме ожидания, кристаллическое/ResonatorOscillator бегут пока остаток прибора спит. Это позволяет очень быстрому началу-upcombined с потреблением низкой мощности. В выдвинутом режиме ожидания, и mainOscillator и асинхронный таймер продолжаются побежать. Прибор изготовлен используя технологию энергонезависимой памяти высокой плотности Atmel. Вспышка ISP На-обломока позволяет памяти программы быть перепрограммированным в-systemthrough последовательном интерфейсе SPI, программистом обычной энергонезависимой памяти, orby программа ботинка На-обломока бежать на ядре AVR. Программа ботинка может использовать anyinterface для загрузки прикладной программы во флэш-памяти применения. Программное обеспечение в разделе ботинка внезапном будет продолжаться побежать пока раздел применения внезапный isupdated, обеспечивать истинный Чтени-Пока-пишет деятельность. Путем совмещение вспышки 8-разрядной В-системы RISC CPUwith Само-Programmable на монолитовом обломоке, AtmelATmega640/1280/1281/2560/2561 сильный микроконтроллер который снабжает highlyflexible и рентабельное решение много врезанных применений контроля. ATmega640/1280/1281/2560/2561 AVR поддержано с полной сюитой средств разработки программного обеспечения системы programand включая: C-компиляторы, сборщики макроса, programdebugger/имитаторы, эмуляторы в-цепи, и наборы оценки.
3.TQFP-pinout ATmega640/1280/2560