

Add to Cart
Микроконтроллеры ATXMEGA8E5-AU 8-разрядные - MCU 32TQFP, ЗЕЛЕНЫЙ ЦВЕТ IND TEMP, 1.6-3.6V
1.Features
Высокопроизводительный, маломощный микроконтроллер Atmel® AVR®
XMEGA® 8/16-bit
памяти программы и данных по слаболетучие
8K – 32KB вспышки в-системы само-programmable
2K – раздел ботинка 4KB
512Bytes – 1KB EEPROM
1K – 4KB внутреннее SRAM
Периферийные особенности
регулятор DMA четырехканальный увеличенный со спичкой адреса
8/16-bit
система события 8-канала
трасса асинхронная и одновременная сигнала
кодировщик квадрирования с роторным фильтром
таймер/счетчики 3 шестнадцатиразрядные
таймер/счетчик одного с выходом 4 сравнить или каналами захвата
входного сигнала
таймер/счетчик 2 с выходом 2 сравнить или каналами захвата
входного сигнала
расширение разрешения высокое позволяющ вниз к разрешению 4ns PWM
расширение формы волны для контроля мотора, СИД, освещения,
H-моста, высоких приводов, и больше
ошибается расширение для безопасных и детерминистских регуляции
и/или выключения внешнего водителя
генератор CRC-16 (CRC-CCITT) и CRC-32 (IEEE 802,3)
модуль логики XMEGA изготовленный на заказ (XCL) с функциями
таймера, счетчика и логики
таймер/счетчики 2 8-разрядные с захватом/сравнивают и
шестнадцатиразрядный режим каскада
подключило до одно USART для того чтобы поддержать изготовленную
на заказ длину рамки данных
соединилось со штырями I/O и системой события для того чтобы
сделать programmable функции логики
MUX, И, NAND, ИЛИ, НИ, XOR, XNOR, НЕ, D-Сальто-темповое сальто,
защелка d, защелка RS
2 USARTs с конфигурацией дуплексного и одиночного провода
полу-двухшпиндельной
режим мастера SPI
поддерживает изготовленные на заказ протоколы с конфигурируемым
битом до 256 длины рамки данных
система будильника от режимов глубокого сна при использовании с
внутренним генератором 8MHz
интерфейс одного двухпроводной с двойной спичкой адреса (I2C и
SMBus совместимые)
конфигурация моста для одновременного мастера и невольничьей
деятельности
до поддержка скорости автобуса 1MHz
интерфейс одного серийный периферийный (SPI)
счетчик в реальном времени шестнадцатиразрядный с отдельным
генератором и цифровой коррекцией
16-канал одного, 12 бит, аналог 300ksps к цифровому
преобразователю с:
смещение и коррекция увеличения
усреднять
Сверх-забор и децимация
одно двухтрактное, сдержанное 12, 1Msps цифровой к
сетноому-аналогов конвертеру
компараторы 2 сетноые-аналогов с окном сравнивают функцию и
настоящие источники
прерывания внешние на всех общецелевых штырях I/O
таймер сторожевого пса Programmable с отдельным на-обломока
генератором низкой мощности ультра
поддержка библиотеки QTouch®
кнопки, слайдеры и колеса касания емкостные
особенности микроконтроллера особенные
возврат включения питания и programmable коричневое-вне
обнаружение
варианты внутренние и внешние часов с PLL
регулятор прерывания Programmable многоуровневый
режимы сна 5
программируя и отлаживать интерфейс
PDI (программа и отлаживать интерфейс)
I/O и пакеты
штыри I/O 26 programmable
руководство 32 TQFP 7x7mm
руководство 32 VQFN 5x5mm
руководство 32 UQFN 4x4mm
рабочий потенциал
1,6 – 3.6V
равочая частота
0 – 12MHz от 1.6V
0 – 32MHz от 2.7V
2.Pinout и блок-схема
3.CPU
Особенности
8/16-bit, высокопроизводительное C.P.U. Atmel AVR RISC
инструкции 142
множитель оборудования
32x8-bit регистрирует сразу подключенный с ALU
штабелирует в RAM
штабелирует указатель доступный в области памяти I/O
прямое адресование до 16MB памяти программы и 16MB памяти данных
доступ 16/24-bit истинный к регистрам I/O 16/24-bit
поддержка эффективная для 8, 16-, и трицатидвухразрядных
арифметик
Предохранение от изменения конфигурации систем-критических
особенностей
Обзор
Все приборы AVR XMEGA используют C.P.U. 8/16-bit AVR. Основная
функция C.P.U. исполнить код и выполнить все вычисления. C.P.U.
может к памятям доступа, выполняет вычисления, peripherals
контроля, и исполняет программу во флэш-памяти. Регуляция
прерывания описана в отдельном разделе, ссылается к «прерываниям и
Programmable многоуровневому регулятору прерывания» на страница 28.
Архитектурноакустический обзор
Для того чтобы увеличить представление и параллелизм, C.P.U. AVR
использует архитектуру Гарвард с отдельными памятями и автобусы для
программы и данных. Инструкции в памяти программы исполнены с
одноуровневый прокладывать трубопровод. Пока одна инструкция
исполняется, следующая инструкция пре-выручана от памяти программы.
Это включает инструкции быть исполненным на каждом такте.
4.Why выбирают нас?
100% новое и originao с ценой преимущества
Высокая эффективность
Быстрая доставка
Профессиональное обслуживание команды
10 электронных блоков многолетнего опыта
Агент электронных блоков
Скидка преимущества логистическая
Превосходное послепродажное обслуживание