• Первое, который нужно выйти на рынок с linecards 400GE с Virtex-7
HT FPGAs, единственные приборы для того чтобы поддержать
последовательные интерфейсы 400G к CFP2
и приемопередатчики Gb/s GTZ QSFP2 moduleswith 16 x 28
• Создайте приемоответчик/linecard 2x100G OTU4 путем интегрировать
2 интерфейсы OUT-4, Framer/MAC, Mapper и FEC/EFEC в одиночном
Virtex-7 XT
FPGA для уменьшенных космоса, силы, и цены доски
• Построьте цен-уменьшенные linecards 100GE для того чтобы
модернизировать существующую инфраструктуру с FPGAs которые
уничтожают 50% меньше силы и включают сложный пакет
обработка и регулирование дорожного движения
• Построьте гибкое, одно--FPGA, вставка переключения muxponder 100G
OTN/transponder/ODU которая заменяет множественное ASSPs, уменьшает
цену мимо
60%, и уменьшает силу 50%
• повторный переход Пят-поколения частично позволяет рентабельные
решения в более небольшом FPGAs и гибких подъемах поля поддержать
эволюционируя стандарты
Virtex-7 FPGAs включают гибкие, масштабируемые, подгонянные решения
высокопроизводительных вычислений для научного, нефть и газ,
финансовое, воздушно-космическое пространство и оборона,
сообщения, сеть, и применения наук о жизни.
• Создайте основанные на FPGA платформы HPC и акселераторы в-гнезда
• Емкость клетки логики до 2M для массивно параллельной обработки
• Тысячи кусков DSP48E для фиксированного и с плавающей точкой
ускорения
• До 64.8Mb интегрированного RAM блока для того чтобы двинуть
данные по операнда и результата на ширины полосы частот Tbps
• Поддержка для множественных подсистем памяти DDR3 для высокой
буферизации данным по ширины полосы частот
• До 96 высокоскоростных серийных приемопередатчиков в одиночный
прибор для процессора и интер--FPGA сообщения; Поддержка PCIe Gen3
предлагает дополнительное C.P.U.
варианты интерфейса
• Увеличенная поддержка для QPI для низко-латентности,
тайник-когерентное, высокое C.P.U. ширины полосы частот
взаимодействует
• Поддержка 10GE для предварительных сетевых интерфейсов