

Add to Cart
Пакет 176-LQFP процессоров цифрового сигнала Одно-ядра IC с фиксированной точкой микроконтроллера TMS320F2812PGFS трицатидвухразрядный
Состояние продукта | Активный | |
Процессор ядра | C28x | |
Размер ядра | ||
Скорость | 150MHz | |
Взаимодействие | CANbus, EBI/EMI, McBSP, SCI, SPI, UART/USART | |
Peripherals | DMA, POR, PWM, WDT | |
Номер I/O | 56 | |
Размер запоминающего устройства программы | ||
Тип памяти программы | ВСПЫШКА | |
Размер EEPROM | - | |
Размер RAM | 18K x 16 | |
Напряжение тока - поставка (Vcc/Vdd) | 1.81V | 2V | |
Преобразователи данных | A/D 16x12b | |
Тип генератора | Внутренний | |
Рабочая температура | -40°C | 125°C (ЖИВОТИКИ) | |
Устанавливать тип | Поверхностный держатель | |
Пакет/случай | 176-LQFP | |
Пакет прибора поставщика | 176-LQFP (24x24) |
Особенности
• Высокопроизводительная статическая технология CMOS
– 150 MHz (время цикла 6.67-ns)
– Маломощный (ядр 1.8-V на 135 MHz,
ядр 1.9-V на дизайне I/O 150 MHz, 3.3-V)
• Поддержка развертки границы JTAG
– Стандарт IEEE стандарта 1149.1-1990 IEEE
Порт и Границ-развертка доступа теста
Архитектура
• Высокопроизводительное трицатидвухразрядное C.P.U. (TMS320C28x)
– деятельность MAC × 32 16 × 16 и 32
– 16 MAC × 16 двойное
– Архитектура автобуса Гарвард
– Атомная деятельность
– Быстрые ответ и обработка прерывания
– Унифицированная модель памяти программируя
– программа 4M линейные/достигаемость адреса данных
– Код-эффективный (в C/C++ и собрании)
– Исходный код процессора TMS320F24x/IF240x
совместимый
• память На-обломока
– До 128K вспышки × 16
(4 участка × 16K 16 8K × 16 и 6)
– 1K ROM × 16 OTP
– L0 и L1: 2 блока 4K × 16 каждый RAM SingleAccess (SARAM)
– H0: 1 блок 8K × 16 SARAM
– M0 и M1: 2 блока × 1K 16 каждых SARAM
• ROM ботинка (4K × 16)
– С режимами ботинка программного обеспечения
– Стандартные таблицы математики