Общее описание
256 Мб SDRAM - это высокоскоростная CMOS, динамическая память с
случайным доступом, содержащая 268,435Он внутренне сконфигурирован
как квадробанковая DRAM с синхронным интерфейсом (все сигналы
регистрируются на положительном краю часового сигнала, CLK).108,
864-битные банки организованы в 8192 ряда по 2048 столбцов по 4
бита.108, 864-битные банки организованы в 8192 ряда по 1024 колонки
по 8 бит.108864-битные банки организованы в 8192 ряда по 512
столбцов по 16 бит.
Особенности
• Соответствует требованиям PC100 и PC133
• Полностью синхронный; все сигналы регистрируются на положительном
краю системного часа
• Внутренняя трубопроводная работа; адрес колонки может меняться
каждый цикл часов
• Внутренние банки для скрытого доступа / предварительной зарядки
• Программируемые длины записей: 1, 2, 4, 8 или полная страница
• Автоматическая предварительная зарядка, включающая одновременную
автоматическую предварительную зарядку и режимы автоматического
обновления
• Режим самообновления
• 64 мс, 8,192 цикла обновления
• Входы и выходы, совместимые с LVTTL
• Единое +3,3V ±0,3V питание