Информация о продукте
AM2634-Q1
Ядри процессора:
- Одиночная, двойная, и четырехъядерная рука Cortex-R5F MCU с каждым
ядром бежать до 400 MHz
- Я-тайник 16KB с 64-разрядным ECC в ядр C.P.U.
- D-тайник 16KB с трицатидвухразрядным ECC в ядр C.P.U.
- 64KB Плотн-соединило память (TCM) с ECC бита 32 ‑ в каждое ядр R5F
- возможность Замк-шага
Подсистема памяти:
- 2MB RAM На-обломока (OCSRAM)
- 4 банка x 512KB
- Предохранение от ошибки ECC
- Двигатель DMA поддержек внутренний
Промышленное взаимодействие:
- блок в реальном времени Двойн-ядра Programmable и промышленная
подсистема связи (PRU_ICSSM) включая промышленные комуникационные
протоколы или интерфейсы управлением мотора:
- EtherCAT
- PROFINET
- EtherNET/IP™
- IO-связь
- Обратная связь кодировщика
- Общецелевой вход-выход (GPIO)
Воспринимать & возбуждение:
- Подсистема контроля в реальном времени (CONTROLSS)
- сетноые-аналогов компараторы 20x с programmable ссылкой DAC (CMPSS)
- сдержанные аналого-цифровые преобразователи регистра
последовательного сближения 5x 12 (SAR) (ADC)
- До 4 MSPS в ADC
- 6 дискретных входных сигналов в ADC
- Конфигурируемый как одно-законченные или дифференциальныеся входные
сигналы
- 1x 12 бит DAC с амортизированным выходом
- 32x увеличило высокие модули разрешения PWM (EHRPWM)
- Расширьте разрешающую способность по времени PWM сравненного к EPWM
- Выходы поддержки одно-законченные или дифференциальныеся
- 10x увеличило модули захвата (ECAP)
- 3x увеличило модули ИМПа ульс кодировщика квадрирования (EQEP)
- модули фильтра Сигм-перепада 2x (SDFM) каждое поддерживая до 4
канала
- Поперечина гибкого сигнала мултиплексная (XBAR)
Система на обслуживаниях и архитектуре обломока (SoC):
- EDMA 1x для того чтобы поддержать функции перемещения данных
- Модули связи Interprocessor
- Модуль SPINLOCK для синхронизировать процессы бежать на
множественных ядрах
- Функциональность ПОЧТОВОГО ЯЩИКА снабженная через регистры CTRLMMR
- Поддерживает основной ботинок от следующих интерфейсов:
- Поддержка синхронизации времени с синхронизацией времени и сравнить
маршрутизаторы прерывания события
Функциональная безопасность:
- Включает дизайн систем с функциональными требованиями к
безопасности
- ECC или равенство на вычислени-критических памятях
- Встроенный само- тест (BIST) и недостатк-впрыска для RAM C.P.U. и
на-обломока
- Модуль сигнала ошибки (ESM) со штырем ошибки
- Диагностики безопасности, напряжение тока, температура, и контроль
продолжительные по времени часов, windowed таймеры сторожевого пса,
двигатель CRC для проверок целостности памяти
- Функциональные прицеленные Безопасност-уступчивые [промышленный]
- Превращенный для функциональных применений безопасности
- Документация будет помочь системному проектированию безопасности
IEC 61508 функциональному
- Систематическая возможность до SIL-3 прицелилась
- Целостность оборудования до SIL-3 прицелилась
- связанная с Безопасност аттестация
- Запланированный IEC 61508
- Функциональные прицеленные Безопасност-уступчивые [автомобильный]
- Превращенный для функциональных применений безопасности
- Документация будет помочь системному проектированию безопасности
ISO 26262 функциональному
- Систематическая возможность до ASIL-D прицелилась
- Целостность оборудования до ASIL-D прицелилась
- связанная с Безопасност аттестация
- Запланированный ISO 26262
- AEC-Q100 квалифицировало для автомобильных применений
Безопасность:
- Модуль безопасностью оборудования (HSM) с поддержкой для автомобиля
ОНА 1.1/EVITA
- Безопасная поддержка ботинка
- Прибор принимает сверх защиту
- Оборудовани-принуженное корн--доверие
- Удостоверенный ботинок
- Предохранение от Анти--отката назад S/W
- Отлаживайте безопасность
- Отлаживайте прибора HS позволенного только со свойственным
удостоверением подлинности
- Обеспечение вывести из строя для того чтобы отлаживать
- ID и ключевой менеджмент прибора
- Поддержка для памяти OTP (FUSEROM) для того чтобы хранить ключи
корня & другая безопасность включающ поля
- Отдельные регуляторы EFUSE и ROMs ВЗРЫВАТЕЛЯ
- Id уникального прибора общественные
- Блоки предохранения от памяти (MPU)
- Настоящий момент MPU Arm® внутри каждого ядра Cortex®-R5F
- Система MPU – настоящий момент на различных интерфейсах в SoC
(могут быть брандмауэр или MPU)
- 8-16 регионы
- Programmable (ID привилегии, прочитал/пишет/Cachable, адрес
начала/конца, позволяет, обеспечивает/не безопасный)
- Криптографическое ускорение
- Поддерживает криптографические ядри
- AES - размеры 128/192/256 битов ключевые
- SHA2 - 256/384/512 сдержанных поддержек
- DRBG с псевдо и истинным произвольно-пронумерованным генератором
- PKA (общественный ключевой акселератор), который нужно помочь в
обработке RSA/ECC
- Поддержка DMA
Высокоскоростные интерфейсы:
- Интегрированный переключатель локальных сетей поддерживая 2 внешних
порта
- RMII (10/100) или RGMII (10/100/1000)
- IEEE1588 (2008 дополнение d, дополнение e, дополнение f) с 802.1AS
PTP
- Управление статьи 45 MDIO PHY
- Классификатор пакета основанный на двигателе ЭЛЯ с 512
классификаторами
- Регулирование потока основанное приоритетом
- Размер пакета до 2KB
- Шагать прерывания 4 C.P.U. H/W
- Контрольная сумма IP/UDP/TCP offload в оборудовании
Взаимодействие:
- всеобщие асинхронные приемнопередатчики 6x (UART)
- серийные регуляторы периферийного интерфейса 5x (SPI)
- местные порты сети соединения 5x (LIN)
- Интер-интегрированные порты цепи 4x (I2C)
- модульные модули сети зоны регулятора 4x (MCAN) с поддержкой CAN-FD
- интерфейс квадрацикла 1x серийный периферийный (QSPI)
- Быстрый последовательный интерфейс (FSI) с ядрами приемника 4x и
ядрами передатчика 4x
- До 140 общецелевых штырей I/O (GPIO)
Средства массовой информации и хранение данных:
- Мульти-средства массовой информации 1x чешут/безопасные интерфейс
цифров (MMC/SD) 4 сдержанный
- Общецелевой регулятор памяти (GPMC)
- шестнадцатиразрядная параллельная шина данных
- адресная шина 22-bit
- До addressable области памяти 4MB
- Интегрированная поддержка модуля положения ошибки (ВЯЗА) для
проверки погрешностей
Технология/пакет:
- технология 45-nm
- 15mm x 15mm, тангаж 0,8 mm, 324 штырь NFBGA