китай категории
Русский язык

Электронный чип CY7C1328G-133AXI Микросхема интегральной схемы 4 Мбит (256K x 18) Конвейерная DCD Sync SRAM

Номер модели:CY7C1328G-133AXI
Место происхождения:Первоначальная фабрика
Количество минимального заказа:10pcs
Условия оплаты:T/T, западное соединение, PayPal
Способность поставки:8100pcs
Срок поставки:1 день
контакт

Add to Cart

Активный участник
Shenzhen China
Адрес: Комната 1204, здание Dingcheng международное, дорога ZhenHua, район Futian, Шэньчжэнь, Китай.
последний раз поставщика входа: в рамках 48 .
Информация о продукте Профиль Компании
Информация о продукте

CY7C1328G 4-Мбит (256K x 18) конвейерная синхронизация DCD SRAM


Функции

• Зарегистрированные входы и выходы для конвейерной работы

• Оптимально для производительности (отмена двойного цикла)

— Расширение глубины без состояния ожидания

• Общая архитектура ввода-вывода 256K × 18

• Основной источник питания 3,3 В (VDD)

• Источник питания 3,3 В/2,5 В/В (VDDQ)

• Быстрое время от тактовой частоты до вывода

— 2,6 нс (для 250-мегагерцового прибора)

• Обеспечьте высокую скорость доступа 3-1-1-1

• Выбираемый пользователем счетчик пакетов, поддерживающий чередующиеся или линейные последовательности пакетов Intel® Pentium®

• Отдельные адресные стробы процессора и контроллера

• Синхронная самосинхронная запись

• Включение асинхронного выхода

• Доступен в бессвинцовом 100-контактном корпусе TQFP.

• Опция спящего режима «ZZ»


Функциональное описание

CY7C1328G SRAM объединяет 256K x 18 ячеек SRAM с усовершенствованной синхронной периферийной схемой и двухбитным счетчиком для внутренней пакетной операции.Все синхронные входы управляются регистрами, управляемыми тактовым входом, запускаемым положительным фронтом (CLK).Синхронные входы включают в себя все адреса, все входы данных, адресную конвейерную обработку чипа (CE1), расширение чипа по глубине (CE2 и CE3), входы управления пакетами (ADSC, ADSP и ADV), запись разрешений (BW[A: B] и BWE), а также Global Write (GW).Асинхронные входы включают в себя активацию выхода (OE) и контакт ZZ.

Адреса и разрешения чипа регистрируются по переднему фронту тактового сигнала, когда активны либо процессор адресного строба (ADSP), либо контроллер адресного строба (ADSC).Последующие адреса пакетов могут быть сгенерированы внутри под управлением вывода Advance (ADV).

Адрес, входы данных и элементы управления записью зарегистрированы на кристалле, чтобы инициировать самосинхронный цикл записи. Эта часть поддерживает операции записи байтов (дополнительные сведения см. в описании выводов и таблице истинности).Циклы записи могут иметь ширину от одного до двух байтов в зависимости от управляющих входов записи байтов.GW active LOW вызывает запись всех байтов.Это устройство включает в себя дополнительный конвейерный регистр включения, который задерживает выключение выходных буферов на дополнительный цикл при выполнении отмены выбора. Эта функция позволяет расширять глубину без снижения производительности системы.

CY7C1328G работает от основного источника питания +3,3 В, в то время как все выходы работают от источника питания +3,3 В или +2,5 В.Все входы и выходы совместимы со стандартом JEDEC JESD8-5.


Максимальные рейтинги

(При превышении этого срока срок службы может сократиться. Для руководства пользователя, не тестировалось.)

Температура хранения ................................................ .... от –65°C до +150°C

Температура окружающей среды при включенном питании..................... от –55°C до +125°C

Напряжение питания на ВДДОтносительно GND ........................ от –0,5 В до +4,6 В

Напряжение питания на ВДДКОтносительно GND ........................ от –0,5 В до +ВДД

Напряжение постоянного тока, подаваемое на выходы в трехфазном соединении..................... от –0,5 В до ВДДК+0,5В

Входное напряжение постоянного тока ....................................................... ........ от –0,5 В до ВДД+0,5В

Ток на выходах (НИЗКИЙ) ................................................ ................. 20 мА

Напряжение статического разряда................................................... ................ > 2001В

(согласно MIL-STD-883, метод 3015)

Ток защелки .................................................. ...................... > 200 мА


Функциональная блок-схема


Схема пакета


Предложение акций (Горячая продажа)

Деталь №Кол-воМФГОКРУГ КОЛУМБИЯУпаковка
MC78L15ACDR2G30000НА10+СОП-8
MC74HC32ADR2G25000НА10+СОП
MC14093BDR2G30000НА16+СОП
A2C11827-BD3000СТ11+HSOP20
ЛМ337Д2ТР45991НА13+ТО-263
LTC6090CS8E6129ЛИНЕЙНЫЙ15+СОП
ПК817С25000ОСТРЫЙ16+ОКУНАТЬ
LT1170CQ5170ЛИНЕЙНЫЙ14+ТО-263
ATMXT768E-CUR3122АТМЕЛЬ12+ВФБГА96
ЛМ809М3Х-4,6310000НБК14+СОТ-23-3
PIC12F510-И/П5453МИКРОЧИП16+ОКУНАТЬ
305781408БОШ10+КФП-64
ЛМ4040АИМ3-2,510000НБК15+СОТ-23
ЛП38692МП-3.33843НБК15+СОТ-223
ЛПК4330ФЕТ256241115+ТФБГА-256
ЛАА120П2674CPCLARE15+СОП8
MCP42010-I/SL5356МИКРОЧИП16+СОП
ЛМ3940ИМП-3.310000НБК15+СОТ-223
MAX668EUB-T5418МАКСИМ16+MSOP
MAX16054AZT+6100МАКСИМ15+СОТ
PCA9555PW1252011+ТССОП

China Электронный чип CY7C1328G-133AXI Микросхема интегральной схемы 4 Мбит (256K x 18) Конвейерная DCD Sync SRAM supplier

Электронный чип CY7C1328G-133AXI Микросхема интегральной схемы 4 Мбит (256K x 18) Конвейерная DCD Sync SRAM

Запрос Корзина 0