

Add to Cart
Особенности
Особенности модуля ADC включают:
• Линейный алгоритм последовательного сближения с разрешением 12 битов.
• До 28 вводов аналога.
• Выход форматировал в 12-, 10 - или 8-разрядный синхронизированный вправо формат.
• Одиночное или непрерывное преобразование (автоматическое возвращение, который нужно бездельничать после одиночного преобразования).
• Конфигурируемые время образца и скорость преобразования/сила.
• Флаг и прерывание преобразования полный.
• Часы входного сигнала дискретные от до 4 источников.
• Деятельность в ожидании или режимах stop3 для более малошумной деятельности.
• Асинхронный источник часов для более малошумной деятельности.
• Дискретный асинхронный пуск преобразования оборудования.
• Автоматический сравните с прерыванием для менее-чем, или больш-чем или равн-к, programmable значение.
Сравните регистр значения высокий (ADCCVH)
В сдержанном 12 режим, регистр ADCCVH держит верхние 4 бита бита 12 для того чтобы сравнить значение. Эти биты сравнены к верхним 4 битам результата следовать преобразованием в 12 сдержанный режим когда сравните функцию позволяет
В сдержанном 10 режим, регистр ADCCVH держит верхние 2 бита бита 10 для того чтобы сравнить значение (ADCV9 – ADCV8). Эти биты сравнены к верхним 2 битам результата следовать преобразованием в 10 сдержанный режим когда сравните функцию позволяет. В 8-разрядном режиме, ADCCVH не использовано во время сравнивает.
Блок-схема