

Add to Cart
MOD средств разработки программного обеспечения DAC38J84 EVAL IC
преобразования данных средств разработки программного обеспечения
DAC38J84 EVAL MO IC преобразования данных DAC38J84EVM
Функциональное описание
DAC3XJ8XEVM запланировано для оценки семьи высокоскоростного,
интерфейса DACs DAC3XJ8X JESD204B. Цифровой входной сигнал к DAC
подан от соединителя FMC (J16) на до 8 майнах 12.5-Gbps SerDes
используя стандарт интерфейса JESD204B. Соединитель FMC также
использован для сигнала СИНХРОНИЗАЦИИ необходим, что установил
связь JESD204B и и часы прибора и сигнал SYSREF для FPGA.
Аналогового выхода DAC3XJ8X можно контролировать на установленных
соединителях SMA обозначил IOUTA через IOUTD для каналов a через d,
соответственно. Аналогового выхода соединенный трансформатор и не
передают низкочастотные сигналы под приблизительно 10 MHz.
Трансформатор преобразовывает дифференциальный выход DAC к
одно-законченному выходу для пользы с общим лабораторным
оборудованием через связанные проволокой кабельные соединения SMA.
Часы для DAC и FPGA распределены используя ультра малошумный
уборщика дрожания часов LMK04828 для применений JESD204B. LMK04828
можно настроить в разнообразие конфигурациях включая режим
распределения часов и режим чистки дрожания двойн-петли. В режиме
распределения часов, пожеланный тариф выхода DAC снабжен
соединитель CLKIN и LMK04828 разделяет и распределяет часы прибора
и сигналы SYSREF. В режиме двойн-петли, соединитель CLKIN можно
использовать для того чтобы обеспечить ссылку на LMK04828, но часы
произведены на борту используя LMK04828 PLL и бортовые 122,88 MHz
VCXO.
Соединитель или ярлык прыгуна | Указатель ссылки | Цель |
IOUTAP | J2 | Трансформатор канала a DAC соединил выход |
IOUTBN | J8 | Трансформатор b канала DAC соединил выход |
IOUTCP | J9 | Трансформатор c канала DAC соединил выход |
IOUTDN | J11 | Трансформатор канала d DAC соединил выход |
SPI_SELECTOR | JP3 | Отборный источник сигнала SPI. Не доходя 1-2 для соединителя FMC, 2-3 для USB. |
1.8V_SEL | JP5 | Отборный источник поставок 1.8-V для CPLD. Не доходя 1-2 для поставки доски, 2-3 для силы USB. |
3.3V_SEL | JP6 | Отборный источник поставок 3.3-V для CPLD. Не доходя 1-2 для поставки доски, 2-3 для силы USB. |
CLKIN | J17 | Входной сигнал часов для LMK04828. Установка дефолта снабжает часы CLKIN1 но может быть установлена снабдить часы штыри OSCIN. |
XO_PWR | JP2 | Короткий прыгун для того чтобы снабдить силу бортовые 122,88 MHz VCXO для режима PLL LMK04828. Если не используя VCXO, отключите силу предотвратить соединить во внешне поставленные часы. |
TXENABLE | JP1 | Контролирует штырь TXENABLE DAC3XJ8X. Краткость 1-2 для того чтобы включить передачу. |
СОН | JP4 | Контролирует штырь СНА DAC3XJ8X. Краткость 1-2 для установки DAC спать. |
FMC_CONNECTOR | J16 | Соединение с доска развитием TSW14J56 или FPGA |
USB | J14 | Порт кабеля USB |
+5V_IN | J23 | бочонок электропитания 5-V поднимает домкратом |