

Add to Cart
ПЛОСКИЙ ЭКРАН ПЕРЕДАТЧИКА IC LVDS интерфейса IC LVDS интерфейса DS90C385AMTX/NOPB UART
ОСОБЕННОСТИ 1
Отсутствие особенной последовательности запуска требуемой между часами/данными и штырями /PD. Входные сигналы (часы и данные) можно приложить также прежде или после прибор будет приведен в действие.
Расширенный спектр поддержки хронометрируя до частотной модуляции 100kHz и отступлений распространения или -5% ±2.5% разбивочного вниз с распространения
«Особенность обнаружения часов входного сигнала» вытянет все пары LVDS к низкому уровню логики когда часы входного сигнала попадают без вести и когда Pin /PD максимум логики
18 до 87,5 переноса MHz поддержки часов
Расход энергии Tx < 147="" mW="">
Режим силы-Вниз Tx < 60="">
VGA поддержек, SVGA, XGA, SXGA (двойной пиксел),
SXGA+ (двойной пиксел), UXGA (двойной пиксел).
Узкий автобус уменьшает размер и цену кабеля
Объем до 2,45 Gbps
До ширины полосы частот 306.25Megabyte/sec
345 mV (тип) отбрасывают приборы LVDS для низкого EMI
PLL не требует никаких внешних компонентов
Уступчивый к стандарту TIA/EIA-644 LVDS
Пакет руководства TSSOP низкопрофильного 56
ОПИСАНИЕ 2
DS90C385A штырь для прикалывания совместимой замены для DS90C383, DS90C383A и DS90C385. DS90C385A имеет дополнительные особенности и улучшения делая им идеальную замену для DS90C383, DS90C383A и DS90C385. семья передатчиков LVDS.
Передатчик DS90C385A преобразовывает 28 битов данных по LVCMOS/LVTTL в 4 потока данным по LVDS (сигнализировать низшего напряжения дифференциальных). Участк-запертое передает часы передано в порядке потоков данных над пятой связью LVDS. Попробован и передан каждый цикл передает биты часов 28 входных данных. На передать тактовую частоту 87,5 MHz, 24 бита данных по RGB и 3 бита времени LCD и контрольные данные (FPLINE, FPFRAME, DRDY) переданы по норме 612.5Mbps в канал данным по LVDS. Используя часы 87,5 MHz, производительность данных 306.25Mbytes/sec. Этот передатчик можно запрограммировать для строба поднимая края или падая строба края через преданный штырь. Поднимая край или падая передатчик строба края interoperate с падая приемником FPDLink строба края без любой логики перевода.
Этот набор микросхем идеальные середины разрешить проблемы размера EMI и кабеля связанные с широкими, высокоскоростными интерфейсами TTL с добавленной поддержкой расширенного спектра хронометрируя.