SAB80C166-M # шестнадцатиразрядная высокая эффективность технологии
AG бренда Infineon микроконтроллера обломока CMOS одно-
Параметры вводят:
●C.P.U. высокой эффективности шестнадцатиразрядное с трубопроводом
4-Stage
●время цикла инструкции 100 ns на часах C.P.U. 20 MHz
●умножение 500 ns (16 сдержанное × 16), 1 разделение µs (32/16
сдержали)
●Увеличенные булевские объекты сдержанной манипуляции
●Основанный на Регистр дизайн со множественными переменными банками
регистра
●Поддержка переключения контекста Одно-цикла
●Место для адреса до 256 кбайтов линейное для кода и данных
●1 RAM На-обломока кбайта
●ROM На-обломока 32 кбайтов (SAB 83C166 единственный)
●Programmable внешние характеристики автобуса для различных рядов
адреса
●8-разрядная или шестнадцатиразрядная внешняя шина данных
●Переданный по мультиплексу или Demultiplexed внешний адрес/шины
данных
●Держите и Владени-подтверждайте поддержку арбитража автобуса
●Зона регистра особенной функции На-обломока 512 байт
●Режимы бесполезного и силы вниз
●Объекты передачи данных Одно-цикла 8-канала управляемые Прерывани
через периферийное событие
Регулятор (PEC)
●система прерывания 16-Priority-Level
●Конвертер A/D бита 10-канала 10 с временем преобразования 9,7 µs
●захват 16-Channel/сравнивает блок
●2 многофункциональных общецелевых блока таймера с 5 таймерами
●2 серийных канала (USARTs)
●Programmable таймер сторожевого пса
●До 76 общецелевых линий I/O
●Поддержанный богатство средствами разработки программного
обеспечения как C-компиляторы, пакеты макроасемблера,
Эмуляторы, доски оценки, HLL-отладчики, имитаторы, дизассемблеры
анализатора логики,
Программируя доски
●Затяжелитель бутстрэпа На-обломока
●пакет 100-Pin пластиковый MQFP (EIAJ)
Функциональное описание
Архитектура SAB 80C166 совмещает преимущества и процессоров RISC и
CISC и
предварительных периферийных подсистем в очень хорошо
сбалансированном пути. Следующая блок-схема дает
обзор различных компонентов на-обломока и автобуса выдвинутой,
высокойся ширины полосы частот внутреннего
структура SAB 80C166.
Примечание: Все спецификации времени ссылаются на часы C.P.U. 20
MHz (см. определение в разделе характеристик AC)
Организация памяти
Область памяти SAB 80C166 установлена в архитектуре Von Neumann
которая значит
эта память кода, память данных, регистры и порты I/O организованы в
пределах такое же линейного
место для адреса которое включает 256 кбайтов. Расширение места для
адреса до 16 мбайт обеспечено для
будущие версии. Вся область памяти может быть получать доступ к
bytewise или wordwise. Частность
части памяти на-обломока дополнительно были сделаны сразу бит
addressable.
SAB 83C166 содержит 32 кбайта ROM на-обломока маск-programmable для
кода или константы
данные. ROM можно составить карту к или этапу 0 или этапу 1.
1 кбайт RAM на-обломока обеспечен как хранение для определяемых
пользователем переменных, для стога системы,
банки общецелевого регистра и даже для кода. Банк регистра может
состоять из до 16 всемирно
(R0 к R15) и/или bytewide (RL0, RH0,…, RL7, RH7) так называемые
общецелевые регистры (GPRs).
512 байта места для адреса сдержаны для зоны регистра особенной
функции. SFRs
всемирные регистры которые использованы для контролируя и
контролируя функций различного на-обломока
блоки. 98 SFRs в настоящее время снабжены. Неиспользованные адреса
SFR сдержаны на будущее
члены семьи SAB 80C166.
Отвечать потребностямы дизайнов где больше памяти необходима чем
обеспечивает на обломоке, вверх по
до 256 кбайтов внешних RAM и/или ROM смогите быть соединено с
микроконтроллером.
CO. tehcnology электроники гастронома, Ltd.
www.zd_zd_icmemorychip.com
www.deli-ic.com
Электронная почта: sales3@deli-ic.com
Skype: hkdeli881
Контакт: VIVI-CHEN