CO. электроники Шэньчжэня Zhaocun, Ltd.

Customer first Integrity-based Development and innovation

Manufacturer from China
Активный участник
3 лет
Главная / продукты / MICrocontroller IC /

Три-ядр 200MHz PG-LFBGA-292-6 4MB 4M x 8 Ic обломока микроконтроллера Dc AURIX SAK-TC277TP-64F200N трицатидвухразрядное ВНЕЗАПНОЕ

контакт
CO. электроники Шэньчжэня Zhaocun, Ltd.
Город:shenzhen
Страна/регион:china
Контактное лицо:Mrwill
контакт

Три-ядр 200MHz PG-LFBGA-292-6 4MB 4M x 8 Ic обломока микроконтроллера Dc AURIX SAK-TC277TP-64F200N трицатидвухразрядное ВНЕЗАПНОЕ

Спросите последнюю цену
Номер модели :SAK-TC277TP-64F200N
Место происхождения :Германия
Количество минимального заказа :1000 ПК
Условия оплаты :L/C, D/A, D/P, T/T
Способность поставки :1000 ПК
Срок поставки :2-3 дня
Упаковывая детали :1000 PCS/Tape
Изготовитель :Технологии Infineon
Категория :Микроконтроллеры
Номер продукта :SAK-TC277TP-64F200N
Серия :Aurix
Состояние продукта :Активный
Процессор ядра :TriCore™
Размер ядра :трицатидвухразрядное Три-ядр
Скорость :200MHz
Взаимодействие :ASC, CANbus, локальная сеть, FlexRay, HSSL, ² c I, LINbus, MSC, PSI5, QSPI, ОТПРАВИЛ
Peripherals :DMA, POR, WDT
Номер I/O :169
Размер запоминающего устройства программы :4MB (4M x 8)
Тип памяти программы :ВСПЫШКА
Размер EEPROM :64K x 8
Размер RAM :472K x 8
Напряжение тока - поставка (Vcc/Vdd) :1.17V | 5.5V
Преобразователи данных :A/D 60x12b SAR, Сигм-перепад
Тип генератора :Внешний
Рабочая температура :-40°C | 125°C (ЖИВОТИКИ)
Устанавливать тип :Поверхностный держатель
Пакет/случай :292-LFBGA
Пакет прибора поставщика :PG-LFBGA-292-6
Низкопробный номер продукта :TC277TP64
more
контакт

Add to Cart

Найти похожие видео
Посмотреть описание продукта

Три-ядр 200MHz 4MB IC микроконтроллера SAK-TC277TP-64F200N TriCore™ AURIX™ трицатидвухразрядное (4M x 8) ВНЕЗАПНОЕ PG-LFBGA-292-6

 

Схема данных: SAK-TC277TP-64F200N

Категория Микроконтроллеры
Mfr Технологии Infineon
Серия AURIX
Состояние продукта Активный
Digi-ключ Programmable Не подтверженный
Процессор ядра TriCore
Размер ядра трицатидвухразрядное Три-ядр
Скорость 200MHz
Взаимодействие ASC, CANbus, локальная сеть, FlexRay, HSSL, ² c I, LINbus, MSC, PSI5, QSPI, ОТПРАВИЛ
Peripherals DMA, POR, WDT
Номер I/O 169
Размер запоминающего устройства программы 4MB (4M x 8)
Тип памяти программы ВСПЫШКА
Размер EEPROM 64K x 8
Размер RAM 472K x 8
Напряжение тока - поставка (Vcc/Vdd) 1.17V | 5.5V
Преобразователи данных A/D 60x12b SAR, Сигм-перепад
Тип генератора Внешний
Рабочая температура - 40°C | 125°C (ЖИВОТИКИ)
Устанавливать тип Поверхностный держатель
Пакет/случай 292-LFBGA
Пакет прибора поставщика PG-LFBGA-292-6
Низкопробный номер продукта TC277TP64

Сводка особенностей

Совокупность продуктов TC27x имеет следующие особенности:

• Микроконтроллер высокой эффективности с 3 ядрами C.P.U.

• 2 трицатидвухразрядных сверх-скалярных C.P.U. TriCore (TC1.6P), каждое имея следующие особенности:

– Главное представление в реальном времени

– Сильная сдержанная регуляция

– Полностью интегрированные возможности DSP

– Умножать-аккумулируйте блок способный для того чтобы вытерпеть 2 деятельности MAC в цикл

– Полностью прокладыванный трубопровод блок плавающей запятой (FPU)

– деятельность до 200 MHz на полный диапазон температур

– RAM Царапина-пусковой площадки до 120 данным по кбайта (DSPR)

– RAM Царапина-пусковой площадки инструкции до 32 кбайтов (PSPR)

– Тайник инструкции 16 кбайтов (ICACHE)

– Тайник 8 данным по кбайта (DCACHE)

• C.P.U. TriCore силы эффективное скалярное (TC1.6E), имеющ следующие особенности:

– Совместимость бинарного кода с TC1.6P

– деятельность до 200 MHz на полный диапазон температур

– RAM Царапина-пусковой площадки до 112 данным по кбайта (DSPR)

– до 24 RAM Царапина-пусковой площадки инструкции кбайта (PSPR)

– Тайник инструкции 8 кбайтов (ICACHE)

– буфер считывания данных 0.125Kbyte (DRB)

• Ядри тени Lockstepped для одного TC1.6P и для TC1.6E

• Множественные памяти на-обломока

– Все врезанные NVM и SRAM защищенный ECC

– флэш-память программы до 4 мбайт (PFLASH)

– флэш-память до 384 данным по кбайта (DFLASH) годная к употреблению для эмулирования EEPROM

– Память 32 кбайтов (LMU)

– BootROM (BROM)

• регулятор 64-Channel DMA с безопасной передачей данных

• Изощренная система прерывания (ECC защитил)

• Структура автобуса на-обломока высокой эффективности

– 64-разрядное соединение распорки (SRI) давая быстро параллельный доступ между контроллерами шины, C.P.U. и памятями

– автобус трицатидвухразрядной системы периферийный (SPB) для блоков на-обломока периферийных и функциональных

– Один мост автобуса (мост SFI)

• Опционный модуль безопасностью оборудования (HSM) на некоторых вариантах

• Блок управления безопасности (SMU) регулируя сигналы тревоги монитора безопасности

• Блок теста памяти с ECC, начинанием памяти и функциями MBIST (MTU)

• Монитор I/O оборудования (IOM) для проверки цифрового I/O

• Блоки разностороннего На-обломока периферийные

– 4 асинхронное/одновременные серийные каналы (ASCLIN) с поддержкой LIN оборудования (V1.3, V2.0, V2.1 и J2602) до 50 MBaud

– 4 Queued канала интерфейса SPI (QSPI) с мастером и невольничьей возможность до 50 Mbit/s

– Высокоскоростная серийная связь (HSSL) для серийной связи интер-процессора до 320 Mbit/s

– 2 интерфейса шины сериала микро- вторых (MSC) для расширения серийной гавани к приборам внешней силы

– Один модуль MultiCAN+ с 4 узлами КОНСЕРВНОЙ БАНКИ и 256 свободными assignable объектами сообщения для обработки данных высокой эффективности через буферизацию FIFO и передачу данных ворот

– 10 однолезвийных каналов (ОТПРАВЛЕННОЙ) передачи клева для соединения с датчиками

– Один модуль FlexRayTM с 2 каналами (E-Рэй) поддерживая V2.1

– Один родовой модуль таймера (GTM) предусматривая сильный набор цифровой фильтровать сигнала и функциональности таймера для того чтобы осуществить автономное и сложное управление вход-выхода

– Один захват/сравнивает модуль 6 (2 стерженя CCU60 и CCU61)

– Один общецелевой блок 12 таймеров (GPT120)

– Интерфейс датчика 3 каналов периферийный соответствуя V1.3 (PSI5)

– Периферийный интерфейс датчика с серийным PHY (PSI5-S)

– Опционный Интер-интегрированный интерфейс шины цепи (I2C) соответствуя V2.1

– Опционное MAC локальных сетей IEEE802.3 с RMII и MII интерфейсы (ETH)

• Разностороннее последовательное сближение ADC (VADC)

– Группа 8 независимых стерженей ADC

– Ряд ввода напряжения от 0 v к 5.5V (поставка ADC)

• Перепад-сигма ADC (DSADC) – 6 каналов

• Порты I/O цифров programmable

• На-обломок отлаживает поддержку на уровень 1 OCDS (C.P.U., DMA, на автобусах обломока)

• отладка мульти-ядра, вычерчивание в реальном времени, и тарировка

• провод 4/5 JTAG (IEEE 1149,1) или интерфейс DAP (порта доступа прибора)

• Регуляторы системы управления и на-обломока силы

• Блок поколения часов с системой PLL и Flexray PLL

• Врезанный регулятор напряжения тока

 

Изображение данных:
Три-ядр 200MHz PG-LFBGA-292-6 4MB 4M x 8 Ic обломока микроконтроллера Dc AURIX SAK-TC277TP-64F200N трицатидвухразрядное ВНЕЗАПНОЕТри-ядр 200MHz PG-LFBGA-292-6 4MB 4M x 8 Ic обломока микроконтроллера Dc AURIX SAK-TC277TP-64F200N трицатидвухразрядное ВНЕЗАПНОЕ

Запрос Корзина 0