
Add to Cart
Логика IC I/O Programmable прибора 160 интегральных схема EPM570F256C5N МАКС II Programmable
Спецификации
Атрибут продукта | Атрибут со значением |
---|---|
Категория продукта: | CPLD - Сложный прибор Programmable логики |
EPM570 | |
SMD/SMT | |
FBGA-256 | |
2,5 V, 3,3 V | |
440 | |
I/O 160 | |
3,6 v | |
2,375 v | |
0 c | |
+ 70 c | |
304 MHz | |
5,4 ns | |
Поднос | |
Тип памяти: | Внезапный |
Количество блоков массива логики - лабораторий: | 57 |
Количество элементов логики: | 570 |
Течение работая поставки: | 55 мам |
Описание
Основывают семью MAX® II немедленн-на, слаболетучее CPLDs на 0.18-µm, процесс 6 сло-металл-вспышек,
с плотностями от 240 до 2 210 элементов логики macrocells (LEs) (128 до 2 210 соответствующие) и слаболетучий
хранение 8 Kbits. Приборы МАКС II предлагают высокие отсчеты I/O, быстрое представление, и надежный штуцер против другого
Архитектуры CPLD. Отличать ядром MultiVolt, блоком флэш-памяти потребителя (UFM), и увеличенной в-системой
программируемость (ISP), приборы МАКС II конструирована для уменьшения цены и силы пока обеспечивать programmable
решения для применений как наводить автобуса, расширение I/O, возврат включения питания (POR) и sequencing контроль,
и управление конфигурацией прибора.
Особенности
МАКС II CPLD имеет следующие особенности:
Недорогое, маломощное CPLD
Немедленн-на, слаболетучая архитектура
Резервное течение как низко как µA 25
Обеспечивает быстрые времена задержки и час-к-выхода распространения
Обеспечивает 4 глобальных часа с 2 часами доступными согласно с блок массива логики (ЛАБОРАТОРИЯ)
Блок до 8 Kbits UFM для слаболетучего хранения
Ядр MultiVolt включающ внешние подачи напряжения к прибору любое 3,3 v V/2.5 v или 1,8
Интерфейс I/O MultiVolt поддерживая уровни логики 3.3-V, 2.5-V, 1.8-V, и 1.5-V
дружественная к Автобус архитектура включая programmable тариф ряда, прочность привода, автобус-владение, и
programmable pull-up резисторы
Schmitt вызывает включать входные сигналы шума терпимые (programmable в штырь)
I/Os полно уступчивы с периферийной компонентной группой особого интереса соединения
(SIG PCI) спецификация местного автобуса PCI, изменение 2,2 для деятельности 3.3-V на 66 MHz
Поддержки горячие-socketing
Встроенные совместные сети теста границ-развертки инициативной группы теста (JTAG) (BST) уступчивые с
STD 1149.1-1990 IEEE
Сети ISP уступчивые с STD 1532 IEEE
Торгуя проводник
Shiping | Период доставки |
Для частей в-запаса, оценены, что грузят заказы вне в 3 днях. Как только погруженный, оцененный срок поставки зависит от внизу несущие вы выбрали: |
Грузя тарифы |
После подтверждать заказ, мы оценим грузя цену основанную на весе товаров |
|
Грузя вариант |
Мы обеспечиваем DHL, Federal Express, EMS, SF срочное, и зарегистрированную доставку воздушной почты международную. |
|
Отслеживать доставки |
Мы сообщим вас электронной почтой с отслеживая номером как только заказ погружен. |
|
Возвращающ гарантия |
Возвращающ |
Возвращения нормально приняты завершанный в течение 30 дней от даты пересылки. Части должны быть неиспользованный и в первоначальной упаковке. Клиент должен принять обязанность для доставки. |
Гарантия |
Все приобретения Retechip приходят с политикой возвращения денег-назад 30 дней, эта гарантия не применится к любому деталю где дефекты были причинены неправильной деятельностью собрания, отказа клиентом следовать инструкциями, продукта изменения, нерадивых или неправильных клиента |
|
Приказывать |
Оплата |
T/T, PayPal, кредитная карточка включает визу, мастера, американца Срочный. |