
Add to Cart
описание 1.General
Архитектура Xilinx® UltraScale™ состоит из высокопроизводительных семей FPGA, MPSoC, и RFSoC которые обращаются к обширному спектру требований к системы с фокусом на понижать полный расход энергии через многочисленные новаторские технологические выдвижения. Kintex® UltraScale FPGAs: Высокопроизводительное FPGAs с фокусом на цене/представлении, используя и монолитовую и следующим поколени штабелированную технологию соединения кремния (SSI). Высокое DSP и преградить приемопередатчики коэффициентов и следующего поколени RAM-к-логики, совмещенные с недорогой упаковкой, включить оптимальную смесь возможности и цены. Kintex UltraScale+™ FPGAs: Увеличенная память UltraRAM представления и на-обломока для уменьшения цены BOM. Идеальное смешивание высокопроизводительных peripherals и рентабельной вставки системы. Kintex UltraScale+ FPGAs имеет многочисленные варианты силы которые поставляют оптимальный баланс между необходимой системной производительностью и самым небольшим конвертом силы. Virtex® UltraScale FPGAs: Высокоемкое, высокопроизводительное FPGAs позволило используя и технологию монолитовых и следующего поколени SSI. Приборы Virtex UltraScale достигнуть самых высоких производительности системы, ширины полосы частот, и представления обратиться к основному рынку и прикладным требованиям через интеграцию различных на уровне систем функций. Virtex UltraScale+ FPGAs: Самая высокая ширина полосы частот приемопередатчика, самый высокий отсчет DSP, и самая высокая память на-обломока и в-пакета доступная в архитектуре UltraScale. Virtex UltraScale+ FPGAs также обеспечить многочисленные варианты силы которые поставляют оптимальный баланс между необходимой системной производительностью и самым небольшим конвертом силы. Zynq® UltraScale+ MPSoCs: Совместите процессор применения Arm® v8-based Cortex®-A53 высокопроизводительный с низким энергопотреблением 64-разрядный с процессором в реальном времени руки Cortex-R5F и архитектурой UltraScale для создания MPSoCs индустрии первого programmable. Обеспечьте беспрецедентные энергосбережения, неоднородную обработку, и programmable ускорение. Zynq® UltraScale+ RFSoCs: Подсистема преобразователя данных RF комбайна и переднее исправление ошибки с ведущей в отрасли programmable логикой и неоднородной возмоностью обработки. Интегрированные RF-ADCs, RF-DACs, и мягк-решение FECs (SD-FEC) обеспечить ключевые подсистемы для многоленточных, мультимодных клетчатых радио и инфраструктуры кабеля.
2.Summary обзора подсистемы преобразователя данных RF особенностей большинств Zynq UltraScale+ RFSoCs включают подсистему преобразователя данных RF, которая содержит множественный аналог радиочастоты к цифровым преобразователям (RF-ADCs) и множественной радиочастоте цифровой к сетноым-аналогов конвертерам (RF-DACs). Высокоточное, высокоскоростное, сила эффективные RF-ADCs и RF-DACs могут быть индивидуально установленными по-настоящему данными или могут быть установлены в парах по-настоящему и мнимых данных по I/Q. Обзор исправления ошибки мягкого решения передний (SD-FEC) некоторое Zynq UltraScale+ RFSoCs включает сильно гибкие блоки мягк-решения FEC для расшифровывая и шифруя данных как середины к ошибкам контроля в передаче данных над ненадежными или шумными каналами связи. SD-FEC преграждает проверку равенства низко-плотности поддержки (LDPC) расшифровывает/шифрует и Turbo расшифровывает для пользы в радиотелеграфе 5G, обратном рейсе, применениях DOCSIS, и LTE. Обзор системы обработки Zynq UltraScale+ MPSoCs и RFSoCs отличает вариантами двойных и квадрацикла ядра руки Cortex-A53 (APU) с системой обработки руки Cortex-R5F двойн-ядра (RPU) (PS). Некоторые приборы также включают преданное устройство обработки данных графиков руки Mali™-400 MP2 (GPU). См. таблицу 2.
3.To поддерживают функциональность процессоров, несколько peripherals с преданными функциями включены в PS. Для взаимодействовать к внешним памятям для хранения данных или конфигурации, PS включает регулятор памяти мульти-протокола динамический, регулятор DMA, регулятор NAND, регулятор SD/eMMC и регулятор квадрацикла SPI. В дополнение к взаимодействовать к внешним памятям, APU также включает иерархию (L2) тайника Level-1 (L1) и Level-2; RPU включает тайник L1 и плотно соединенную подсистему памяти. Каждое имеет доступ к памяти на-обломока 256KB. Для высокоскоростной взаимодействовать, PS включает 4 канала передает (TX) и получает пары (RX) приемопередатчиков, вызвал приемопередатчики PS-GTR, поддерживая тарифы данных до 6.0Gb/s. Эти приемопередатчики могут взаимодействовать к высокоскоростным периферийным блокам которые поддерживают PCIe на 5.0GT/s (Gen 2) как комплекс или критическая точка корня в конфигурациях x1, x2, или x4; Сериал-ATA (SATA) на тарифах данных 1.5Gb/s, 3.0Gb/s, или 6.0Gb/s; и до 2 майны порта дисплея на тарифах данных 1.62Gb/s, 2.7Gb/s, или 5.4Gb/s. Приемопередатчики PS-GTR могут также взаимодействовать к компонентам над USB 3,0 и интерфейсом серийных средств массовой информации гигабита независимым (SGMII). Для общего взаимодействия, PS включает: пара регуляторов USB 2,0, которые можно установить как хозяин, прибор, или На--идет (OTG); регулятор I2C; UART; и регулятор CAN2.0B которому соответствует
Q1. Что ваши термины паковать?
: Вообще, мы пакуем наши товары в нейтральных белых коробках и коричневых коробках. Если вы законно регистрировали патент, то мы можем упаковать товары в ваших заклеймленных коробках после получать ваши письма утверждения.
Q2. Что ваше MOQ?
: Мы обеспечиваем вам небольшое MOQ для каждого деталя, его зависим ваш специфический заказ!
Q3. Вы испытываете или проверяете все ваши товары перед доставкой?
: Да, мы имеем тест 100% и проверяем все товары перед доставкой.
Q4: Как вы делаете наше дело долгосрочное и хорошее отношение?
: Мы держим хорошее качество и конкурентоспособная цена для обеспечения наших клиентов помогает;
Мы уважаем каждого клиента по мере того как наши друг и мы задушевно сделать дело и сделать друзей с ними, им нет что-то которое можно заменить.
Q5: Как связаться мы?
: Отправьте ваши детали во внизу, щелчок дознания «отправьте " теперь!!!