Условия оплаты :T/T, западное соединение, PayPal, обеспечение торговлей, кредитная карточка
Способность поставки :72 ПК
Срок поставки :3-5 день
Упаковывая детали :Упаковка международного стандарта
Категория :IC FPGA
Условие :Оригинал 100%, совершенно новое и первоначальное, новый
Серия :Stratix увеличенное III
Количество блоков массива логики - лабораторий :10200
Количество I/Os :I/O 744
Пакет/случай :FBGA-1152
Работая подача напряжения :1,2 в к 3,3 в
Врезанный RAM блока - EBR :kbit 1594
Обслуживание :BOM Kitting
Время выполнения :В запасе, контакт мы
more
контакт
Add to Cart
Найти похожие видео
Посмотреть описание продукта
Обломок FBGA-1152 Stratix III EP3SE260F1152I3N ALTERA FPGA увеличил
Атрибут продукта
Атрибут со значением
Intel
FPGA - Вентильная матрица поля Programmable
Stratix увеличенное III
255000
10200
I/O 744
1,2 v до 3,3 v
- 40 c
+ 85 c
SMD/SMT
FBGA-1152
Поднос
Серия:
Stratix III
Бренд:
Intel/Altera
Врезанный RAM блока - EBR:
kbit 1594
Влага чувствительная:
Да
Тип продукта:
FPGA - Вентильная матрица поля Programmable
Количество пакета фабрики:
24
Subcategory:
Programmable логика ICs
Полная память:
kbit 16282
Фирменное название:
Stratix
Часть # псевдонимы:
972418
Приборы Stratix III предлагают следующие особенности:
■48 000 до 338 000 соответствующих элементов логики (LEs) (сослаться на таблицу 1–1) ■2 430 до 20 497 Kbits из увеличенной памяти TriMatrix состоя из 3 размеров блока RAM для того чтобы снабдить истинную память двойн-порта и буфера FIFO ■Высокоскоростные блоки DSP предусматривают преданную вставку 9×9, 12×12, 18×18, и множители 36×36 (на до 550 MHz), умножать-аккумулируют функции, и конечные фильтры реакции на импульсное возмущение (ЕЛИ) ■I/O: GND: Коэффициент PWR 8:1: 1 вместе с на-плашкой и на-пакетом decoupling для крепкой целостности сигнала ■Programmable технология силы, которая уменьшает силу пока увеличивающ представление прибора ■Дискретное напряжение тока ядра, доступное в приборах низшего напряжения (l суффиксе приказывая кода), включает выбор деятельности самой низкой силы или высокого класса исполнения ■До 16 глобальных часов, 88 региональных часов, и 116 периферийных часов в прибор ■До 12 участк-запертых петли (PLLs) в прибор которая поддерживают повторный переход PLL, коммутацию часов, programmable ширину полосы частот, синтез часов, и динамический сдвиг фазы ■Поддержка интерфейса памяти с преданной логикой DQS на всех банках I/O ■Поддержка для высокоскоростных внешних интерфейсов памяти включая ГДР, DDR2, DDR3 SDRAM, RLDRAM II, QDR II, и QDR II+ SRAM на до 24 модульных банках I/O