CO. CHUANGXINDA ELECTRONICS-TECH, ОГРАНИЧИВАЛОСЬ

CHUANGXINDA ELECTRONICS-TECH CO., LIMITED

Manufacturer from China
Активный участник
5 лет
Главная / продукты / ALTERA FPGA Chip /

обломок 3.3V ALTERA FPGA

контакт
CO. CHUANGXINDA ELECTRONICS-TECH, ОГРАНИЧИВАЛОСЬ
Город:shenzhen
Область/Штат:guangdong
Страна/регион:china
Контактное лицо:CXDA-FPGA
контакт

обломок 3.3V ALTERA FPGA

Спросите последнюю цену
Номер модели :EP2AGZ300FF35C4N
Количество минимального заказа :1 PCS
Условия оплаты :T/T, западное соединение, PayPal, обеспечение торговлей, кредитная карточка
Способность поставки :226 ПК
Срок поставки :3-5 день
Упаковывая детали :Упаковка международного стандарта
Категория :IC FPGA
Условие :Оригинал 100%, совершенно новое и первоначальное, новый
Серия :Arria II GZ
Количество блоков массива логики - лабораторий :11920
Количество I/Os :I/O 554
Работая подача напряжения :1,5 v до 3,3 v
Пакет/случай :FBGA-1152
Тариф данных :600 Mb/s к 6,375 Gb/s
Обслуживание :BOM Kitting
Время выполнения :В запасе, контакт мы
more
контакт

Add to Cart

Найти похожие видео
Посмотреть описание продукта

I/O Arria II GZ обломока FBGA-1152 554 EP2AGZ300FF35C4N ALTERA FPGA

 

Атрибут продукта Атрибут со значением
Intel
FPGA - Вентильная матрица поля Programmable
Arria II GZ
298000
11920
I/O 554
1,5 v до 3,3 v
0 c
+ 70 c
SMD/SMT
FBGA-1152
Поднос
Тариф данных: 600 Mb/s к 6,375 Gb/s
Серия: Arria II GZ
Бренд: Intel/Altera
Врезанный RAM блока - EBR: kbit 3725
Максимальная равочая частота: 540 MHz
Влага чувствительная: Да
Количество приемопередатчиков: 16/24 приемопередатчиков
Тип продукта: FPGA - Вентильная матрица поля Programmable
Количество пакета фабрики: 24
Subcategory: Programmable логика ICs
Полная память: kbit 18413
Фирменное название: Arria
Часть # псевдонимы: 969699

 

■Приборы Arria II GX предназначали банки конфигурации на банке 3C и 8C, которые поддерживают преданные штыри конфигурации и некоторые из двухцелевых штырей с a
схема конфигурации на 1,8, 2,5, 3,0, и 3,3 V. Для приборов Arria II GZ, преданные штыри конфигурации расположены в банке 1A и банке 1C. Однако, этот
банки нет преданных банков конфигурации; поэтому, штыри I/O потребителя доступны в банке 1A и банке 1C.
■Предназначенный штырь VCCIO, VREF, и VCCPD в банк I/O для того чтобы позволить напряжени тока-снабженным ссылками стандартам I/O. Каждый банк I/O может работать на независимом VCCIO, VREF, и
Уровни VCCPD.

Высокоскоростные I/O LVDS и ПРЕДСТАВИТЕЛЬ ДЕМОКРАТИЧЕСКОЙ ПАРТИИ ОТ ПЕНСИЛЬВАНИИ
Преданные сети для снабжать интерфейсы LVDS на скоростях от 150 Mbps до 1,25 Gbps
■RD ОКТЯБРЬ для высокоскоростной взаимодействовать LVDS
■Сети ПРЕДСТАВИТЕЛЯ ДЕМОКРАТИЧЕСКОЙ ПАРТИИ ОТ ПЕНСИЛЬВАНИИ и сети мягк-CDR на приемнике автоматически возмещают потерю канал-к-канал и канал-к-часы уклоняют в источник-одновременных интерфейсах
и учитывает вставку асинхронных последовательных интерфейсов с врезанными часами на тарифе до 1,25 данным по Gbps (SGMII и GbE)
■Подражанные буфера выхода LVDS используют 2 одно-законченных буфера выхода с внешней сетью резистора для того чтобы поддержать LVDS, мини--LVDS, BLVDS (только для
Приборы Arria II GZ), и стандарты RSDS.

 

 

 обломок 3.3V ALTERA FPGA

Запрос Корзина 0