Условия оплаты :T/T, западное соединение, PayPal, обеспечение торговлей, кредитная карточка
Способность поставки :48 ПКС
Срок поставки :3-5 день
Упаковывая детали :Упаковка международного стандарта
Категория :IC FPGA
Условие :Оригинал 100%, совершенно новое и первоначальное, новый
Количество блоков массива логики - лабораторий :6627
Количество I/Os :I/O 742
Пакет/случай :FBGA-1020
Работая подача напряжения :1,2 v
Серия :Stratix II
Течение поставки Оператинг :820 мам
Обслуживание :BOM Kitting
Время выполнения :В запасе, контакт мы
more
контакт
Add to Cart
Найти похожие видео
Посмотреть описание продукта
I/O Stratix II обломока FBGA-1020 742 EP2S130F1020C3N ALTERA FPGA
Атрибут продукта
Атрибут со значением
Intel
FPGA - Вентильная матрица поля Programmable
Stratix II
132540
6627
I/O 742
1,2 v
0 c
+ 70 c
SMD/SMT
FBGA-1020
Поднос
Серия:
Stratix II EP2S130
Бренд:
Intel/Altera
Влага чувствительная:
Да
Течение работая поставки:
820 мам
Тип продукта:
FPGA - Вентильная матрица поля Programmable
Количество пакета фабрики:
24
Subcategory:
Programmable логика ICs
Полная память:
бит 6747840
Фирменное название:
Stratix II
Часть # псевдонимы:
966850
Основывают на 1.2-V, 90 nm, процесс меди SRAM все-слоя и отличает семью Stratix® II FPGA новой структурой логики которая увеличивает представление, и включает плотности прибора причаливая 180 000 соответствующим элементам логики (LEs). Приборы Stratix II предлагают до 9 Mbits из на-обломока, память TriMatrix™ для требовать, применения памяти интенсивные и имеют до 96 блоков DSP с до 384 (18-bit множителями бита × 18) для эффективной вставки фильтров высокой эффективности и других функций DSP. Различные высокоскоростные внешние интерфейсы памяти поддержаны, включая двойной тариф данных (ГДР) SDRAM и DDR2 SDRAM, RLDRAM II, тариф данным по квадрацикла (QDR) II SRAM, и одиночный тариф данных (SDR) SDRAM. Приборы Stratix II поддерживают различные стандарты I/O вместе с поддержкой для сигнализировать источника 1 гигабита в секунду (Gbps) одновременный с сетями ПРЕДСТАВИТЕЛЯ ДЕМОКРАТИЧЕСКОЙ ПАРТИИ ОТ ПЕНСИЛЬВАНИИ. Приборы Stratix II предлагают полное решение управления часов с внутренней тактовой частотой до 550 MHz и до 12 участк-запертых петель (PLLs). Приборы Stratix II также FPGAs индустрии первое со способностью дешифровывать bitstream конфигурации используя предварительный алгоритм стандарта шифрования (AES) для защиты дизайнов.
■Поддержка для многочисленных одно-законченных и дифференциальныхся стандартов I/O ■Высокоскоростная дифференциальная поддержка I/O с сетями ПРЕДСТАВИТЕЛЯ ДЕМОКРАТИЧЕСКОЙ ПАРТИИ ОТ ПЕНСИЛЬВАНИИ для представления 1-Gbps ■Поддержка для высокоскоростных стандартов включая параллельное RapidIO, SPI-4 участка 2 автобуса сети и связей (технология уровня 4), HyperTransport™ POS-PHY, и SFI-4 ■Поддержка для высокоскоростной внешней памяти, включая ГДР и DDR2 SDRAM, RLDRAM II, QDR II SRAM, и SDR SDRAM ■Поддержка для множественных megafunctions интеллектуальной собственности от функций Altera MegaCore® и megafunctions программы партнеров Altera Megafunction (AMPPSM) ■Поддержка для безопасности дизайна используя шифрование bitstream конфигурации ■Поддержка для обновлений удаленной конфигурации ■До 16 глобальных часов с 24 хронометрируя ресурсами в регион прибора ■Блоки управлением часов поддерживают динамическую сеть часов позволяют/отключение, которое позволяет сетям часов привести в действие вниз для уменьшения расхода энергии в режиме потребителя ■До 12 PLLs (4 увеличили PLLs и 8 быстрое PLLs) в прибор обеспечивают расширенный спектр, programmable ширину полосы частот, коммутацию часов, повторный переход в реальном времени PLL, и предварительные умножение и сдвиг фазы