Условия оплаты :T/T, западное соединение, PayPal, обеспечение торговлей, кредитная карточка
Способность поставки :36пкс
Срок поставки :3-5 день
Упаковывая детали :Упаковка международного стандарта
Категория :IC FPGA
Условие :Оригинал 100%, совершенно новое и первоначальное, новый
Серия :Stratix увеличенное III
Количество блоков массива логики - лабораторий :1900
Количество I/Os :I/O 488
Пакет/случай :FBGA-780
Работая подача напряжения :1,2 в к 3,3 в
Врезанный RAM блока - EBR :kbit 297
Обслуживание :BOM Kitting
Время выполнения :В запасе, контакт мы
more
контакт
Add to Cart
Найти похожие видео
Посмотреть описание продукта
Вентильная матрица Stratix увеличенное III поля EP3SE50F780I3N Programmable
Атрибут продукта
Атрибут со значением
Intel
FPGA - Вентильная матрица поля Programmable
Stratix увеличенное III
47500
1900
I/O 488
1,2 v до 3,3 v
- 40 c
+ 85 c
SMD/SMT
FBGA-780
Поднос
Серия:
Stratix III
Бренд:
Intel/Altera
Врезанный RAM блока - EBR:
kbit 297
Влага чувствительная:
Да
Тип продукта:
FPGA - Вентильная матрица поля Programmable
Количество пакета фабрики:
36
Subcategory:
Programmable логика ICs
Полная память:
kbit 5625
Фирменное название:
Stratix
Часть # псевдонимы:
967246
Приборы Stratix III предлагают следующие особенности:
■До 1 104 штыря I/O потребителя аранжировали в 24 модульных банках I/O которые поддерживают широкий диапазон стандартов I/O индустрии ■Динамическое прекращение На-обломока (ОКТЯБРЬ) с автоматической поддержкой тарировки на всех банках I/O ■Высокоскоростная дифференциальная поддержка I/O с serializer/deserializer (SERDES) и динамическими сетями выравнивания участка (ПРЕДСТАВИТЕЛЯ ДЕМОКРАТИЧЕСКОЙ ПАРТИИ ОТ ПЕНСИЛЬВАНИИ) для представления 1,6 Gbps ■Поддержка для высокоскоростных стандартов автобуса сети и связей включая SPI-4.2, SFI-4, SGMII, Утопию IV, локальные сети XSBI 10 гигабит, быстрый I/O, и NPSI ■Единственная высокая плотность, высокопроизводительное FPGA с поддержкой для 256 бита AES испаряющего и слаболетучий ключ безопасностью для защиты дизайнов ■Socketing крепкого на-обломока горячие и поддержка sequencing силы ■Интегрированный циклический чек за счет избытка (CRC) для обнаружения ошибки памяти конфигурации с определением критической ошибки для высокой поддержки систем наличия ■До 16 глобальных часов, 88 региональных часов, и 116 периферийных часов в прибор ■До 12 участк-запертых петли (PLLs) в прибор которая поддерживают повторный переход PLL, коммутацию часов, programmable ширину полосы частот, синтез часов, и динамический сдвиг фазы ■Поддержка интерфейса памяти с преданной логикой DQS на всех банках I/O ■Поддержка для высокоскоростных внешних интерфейсов памяти включая ГДР, DDR2, DDR3 SDRAM, RLDRAM II, QDR II, и QDR II+ SRAM на до 24 модульных банках I/O