• Интегрированные блоки интерфейса для дизайнов PCI Express® • Уступчивый к спецификации 2,0 PCI срочной низкопробной • (5 Gb/s) поддержка Gen1 (2,5 Gb/s) и Gen2 с приемопередатчиками GTX • Порт критической точки и корня способный • поддержка майны x1, x2, x4, или x8 в блок • Совместимость через подводн-семьи • Приборы LXT и SXT след ноги совместимый в таком же пакете • Предварительная, высокопроизводительная логика FPGA • Реальная технология таблицы следования 6 входных сигналов (LUT) • Двойной (5-input LUT) вариант LUT5 • Пары кувырка LUT/dual для применений требуя богатого смешивания регистра • Улучшенный направляющ эффективность
Virtex®-6 FPGAs programmable учреждение кремния для прицеленных платформ дизайна которые поставляют интегрированное программное обеспечение и оборудование компоненты для того чтобы позволить дизайнеры сфокусировать на нововведении как только их этап разработки начнет. Используя третьего поколения ASMBL™ (Блок предварительного кремния модульный) основанная на столбец архитектура, семья Virtex-6 содержит множественные отдельные подводн-семьи. Этот обзор покрывает приборы в подводн-семьях LXT, SXT, и HXT. Каждая подводн-семья содержит различный коэффициент адреса особенностей наиболее эффективно потребности большого разнообразия предварительных дизайнов логики. В дополнение к высокопроизводительной ткани логики, Virtex-6 FPGAs содержат много для построения - внутри на уровне систем блоки. Эти особенности позволяют дизайнерам логики построить высокие уровни представления и функциональности в их FPGAbased системы. Построенный на технологическом прочессе 40 nm современном медном, Virtex-6 FPGAs programmable альтернатива к изготовленному на заказ ASIC технология. Предложение Virtex-6 FPGAs самое лучшее решение для обращения к потребностей высокопроизводительных дизайнеров логики, высокопроизводительных Дизайнеры DSP, и высокопроизводительные врезанные дизайнеры систем с беспрецедентной логикой, DSP, взаимодействием, и мягким возможности микропроцессора