
Add to Cart
Особенности
• Регулятор ЯДРА IMVP-IV™ уступчивый
• Однофазное преобразование силы
• «без Потер» настоящий воспринимать для улучшенной эффективности и уменьшенной зоны доски
- Опционный дискретный резистор чувства течения точности
• Внутренние привод ворот и диод бутстрэпа
• Напряжение тока Regulatin ЯДРА точности
- 0,8% Сверх-температуры точности системы
• входной сигнал идентификации напряжения тока микропроцессора 6-Bit
• Programmable «свисните» и напряжения тока ЯДРА тариф ряда для того чтобы исполнить со спецификацией IMVP-IV™
• Прерывный режим деятельности для увеличенной эффективности легкой нагрузки в режиме глубокого и более глубокого сна
• Сразу интерфейс с логикой системы
(STP_CPU и DPRSLPVR) для режима глубокого и более глубокого сна деятельности
• Легко Programmable напряжение тока Setpoints для начального «ботинка», глубокого сна и режимов более глубокого сна
Описание
ISL6218 однофазное управление IC самца оленя PWM, с интегрированным половинным водителем ворот моста, обеспечивает систему стабилизации напряжения точности для предварительных микропроцессоров Пентиума-M в ноутбуках. Этот контроль IC также отличает и вводом напряжения сдвигает по направлению вращения и управлением режима среднего значения тока для превосходной динамической характеристики, «без Потер» настоящий воспринимать используя MOSFET rDS (ДАЛЬШЕ), и частоты потребителя дискретные переключая от 250kHz к 500kHz в участок
ISL6218 включает конвертер 6 битов цифров-к-сетноой-аналогов (DAC) который динамически регулирует напряжение тока выхода ЯДРА PWM от 0.700V к 1.708V в шагах 16mV, и соответствует к спецификации Intel IMVP-IV™ мобильной VID. ISL6218 также имеет входные сигналы логики для того чтобы выбрать режим активного, глубокого сна и более глубокого сна деятельности. Ссылка точности, дистанционное зондирование и собственническая архитектура с интегрированным компенсированным процессор-режимом «свисают» обеспечивают превосходную статическую и динамическую стабилизацию напряжения ЯДРА.
Другая особенность регулятора ISL6218 IC внутренняя задерживающая схема PGOOD которая держит низкий уровень штыря PGOOD для 3ms к 12ms после VCCP и регуляторы VCC_MCH в пределах регулировки. Этот сигнал PGOOD замаскирован во время изменений VID. Проконтролированы перенапряжение и недонапряжение выхода и результат в конвертере запирая на задвижку и сигнал PGOOD будучи придержанными низко.
Упорядочение информации
НОМЕР ДЕТАЛИ | МАРКИРОВКА ЧАСТИ | TEMP. РЯД (°C) | ПАКЕТ | DWG # |
ISL6218CV* | ISL 6218CV | -10 до +85 | 38 Ld TSSOP | M38.173 |
ISL6218CVZ* (примечание) | ISL 6218CVZ | -10 до +85 |
38 Ld TSSOP (Pb свободный от) |
M38.173 |
ISL6218CVZA* (примечание) | ISL 6218CVZ | -10 до +85 |
38 Ld TSSOP (Pb свободный от) |
M38.173 |
ISL6218CRZ* (примечание) | ISL62 18CRZ | -10 до +85 | 40 Ld 6x6 QFN (Pb свободное от) | L40.6x6 |
Абсолютный максимум оценок
Подача напряжения VDD, VDDP…………………. -0,3 к +7V
Напряжение тока батареи, VBAT…………………………. +25V
Boot1 и UGATE1……………………………. +33V
Phase1 и ISEN1……………………………. +28V
Boot1 по отношению к Phase1……………………. +6.5V
UGATE1. ………………. (Phase1 - 0.3V) к (Boot1 + 0.3V)
Все другие штыри……………………. -0.3V к (VDD + 0.3V)
Порекомендованные эксплуатационные режимы
Подача напряжения, VDD, VDDP…………………. +5V ±5%
Напряжение тока батареи, VBAT……………………. +5.6V к 21V
Температура окружающей среды. …………………. - 10°C к +85°C
Температура соединения…………………. - 10°C к +125°C