CO. технологии Шэньчжэня Huahao Gaosheng, Ltd

shenzhen huahaogaosheng Technology Co., Ltd Customer requirements, our pursuit.

Manufacturer from China
Активный участник
3 лет
Главная / продукты / Programmable IC Chip /

Обломок 130 MHz Programmable IC врезал вентильные матрицы поля Virtex™-E 1.8v

контакт
CO. технологии Шэньчжэня Huahao Gaosheng, Ltd
Город:shenzhen
Страна/регион:china
Контактное лицо:MrJack
контакт

Обломок 130 MHz Programmable IC врезал вентильные матрицы поля Virtex™-E 1.8v

Спросите последнюю цену
Номер модели :XCV300E-7BG352C
Место происхождения :Первоначальный изготовитель
Количество минимального заказа :Количество минимального заказа: 1 PCS
Условия оплаты :T/T заранее, западное соединение, Xtransfer
Способность поставки :1000
Срок поставки :В пределах 3days
Упаковывая детали :Стандартная упаковка
Номер детали изготовителя :XCV300E-7BG352C
Тип :интегральная схемаа
Код даты :Новейшие ROHS
Больше деталей :Свяжитесь мы пожалуйста
more
контакт

Add to Cart

Найти похожие видео
Посмотреть описание продукта

XCV300E-7BG352C- XILINX - ВЕНТИЛЬНЫЕ МАТРИЦЫ ПОЛЯ VIRTEX™-E 1.8V PROGRAMMABLE

 

Детальный характер продукции
Высокий свет:

programmable обломоки ic

,

обломоки интегральной схемаы

 

 


Быстрая деталь:
Virtex™-E 1,8 вентильной матрицы поля v Programmable
Описание:
Семья Virtex-E FPGA поставляет высокопроизводительные, высокоемкие programmable решения логики. Феноменальные увеличения в результате эффективности кремния от оптимизировать новую архитектуру для эффективности мест-и-маршрута и эксплуатировать агрессивный 6 процесс CMOS μm металла 0,18 слоя. Эти выдвижения делают Virtex-E FPGAs сильные и гибкие альтернативы к маск-запрограммированным вентильным матрицам. Семья Virtex-E включает 9 членов в таблице 1.
Здание на опыте приобрело от Virtex FPGAs, семья Virtex-E эволюционный шаг вперед в programmable дизайне логики. Совмещающ большое разнообразие programmable особенностей системы, богатую иерархию быстрого, гибкие ресурсы соединения, и предварительного технологического прочесса, семья Virtex-E поставляет высокоскоростное и высокоемкое programmable решение логики которое увеличивает гибкость дизайна пока уменьшающ время на реализацию.
Применения:
• Быстро, семья высокой плотности 1,8 v FPGA
- Плотности от 58 k к воротам системы 4 m
- Представление 130 MHz внутреннее (4 уровня LUT)
- Конструированный для маломощной деятельности
- PCI уступчивое 3,3 v, 32/64-bit, 33/66-MHz
• Сильно гибкая технология SelectI/O+™
- Поддерживает 20 высокопроизводительных стандартов интерфейса
- До 804 определять-законченных I/Os или 344 дифференциальных пары I/O для агрегатной ширины полосы частот > 100 Gb/s
• Дифференциальная сигнализируя поддержка
- LVDS (622 Mb/s), BLVDS (автобус LVDS), LVPECL
- Дифференциальные сигналы I/O могут быть входным сигналом, выходом, или I/O
- Совместимый со стандартными дифференциальными приборами
- Входные сигналы часов LVPECL и LVDS для часов 300+ MHz
• Собственническая высокопроизводительная технология SelectLink™
- Двойной тариф данных (ГДР) к связи Virtex-E
- Размещенная в Интернете методология поколения HDL
• Изощренная иерархия памяти SelectRAM+™
- 1 Mb внутреннего конфигурируемого распределенного RAM
- Кб до 832 одновременного внутреннего RAM блока
- Истинная возможность BlockRAM Двойн-порта
- Ширина полосы частот памяти до 1,66 Tb/s (соответствующая ширина полосы частот сверх 100 каналов RAMBUS)
- Конструированный для высокопроизводительных интерфейсов к внешним памятям
- 200 MHz ZBT* SRAMs
- 200 Mb/s ГДР SDRAMs
- Поддержанный свободным дизайном ссылки Synthesizable
• Высокопроизводительные встроенные сети управления часов
- 8 полностью цифровых Задержк-запертых петель (DLLs)
- Цифров-синтезированный круг обязаностей 50% для двойных применений тарифа данных (ГДР)
- Часы умножат и разделяют
- преобразование Нул-задержки высокоскоростных часов LVPECL/LVDS к любому стандарту I/O
• Гибкая архитектура балансирует скорость и плотность
- Предназначенный снесите логику для высокоскоростной арифметики
- Преданная поддержка множителя
- Цепь каскада для функции широк-входного сигнала
- Обильные регистры/защелки с часами позволить, и двойной одновременные/асинхронные набор и возврат
- Внутренний везти на автобусе 3 государств
- Логика границ-развертки IEEE 1149,1
- диод датчика Плашк-температуры
• Поддержанный Xilinx Foundation™ и системами разработки программ Series™ союзничества
- Дальше уменьшение времени трансляции 50%
- Идеал инструмента дизайна команды интернета (ITD) для более миллион дизайнов плотности ворот
- Широкий выбор платформ ПК и рабочего места
• Основанная на SRAM конфигурация В-системы
- Неограниченная re-программируемость
• Предварительные упаковывая варианты
- Обломок-масштаб 0,8 mm
- 1,0 mm BGA
- 1,27 mm BGA
- HQ/PQ
• 0,18 процесса металла μm 6-Layer
• Фабрика 100% испытала
Спецификации:

Схемы данных Virtex-E 1.8V
Устарение PCN Спартанский, Virtex, XC17V00 24/Apr/2013
Стандартный пакет 24
Категория Интегральные схемаы (ICs)
Семья Врезанный - FPGAs (вентильная матрица поля Programmable)
Серия Virtex®-E
Количество лабораторий/CLBs 1536
Количество элементов логики/клеток 6912
Полные биты RAM 131072
Номер I /O 260
Количество ворот 411955
Напряжение тока - поставка 1,71 V | 1,89 V
Устанавливать тип Поверхностный держатель
Рабочая температура 0°C | 85°C
Пакет/случай 352-LBGA, металл
Пакет прибора поставщика 352-MBGA (35x35)
Запрос Корзина 0