
Add to Cart
8-битный микроконтроллер с 64K/128K/256K байт внутрисистемно программируемой флэш-памяти
ATmega640/V
ATmega1280/В
ATmega1281/V
ATmega2560/V
ATmega2561/V
Функции
• Высокопроизводительный 8-разрядный микроконтроллер AVR® с низким энергопотреблением
• Усовершенствованная RISC-архитектура
– 135 мощных инструкций – выполнение большинства циклов за один такт
– 32 x 8 рабочих регистров общего назначения
- Полностью статическая работа
– Пропускная способность до 16 MIPS на частоте 16 МГц
– Встроенный 2-тактный множитель
• Сегменты долговременной энергонезависимой памяти
– 64K/128K/256K байт внутрисистемной самопрограммируемой флэш-памяти
– 4К байт ЭСППЗУ
– 8 Кбайт внутренней SRAM
- Циклы записи/стирания: 10 000 Flash/100 000 EEPROM
– Сохранение данных: 20 лет при 85°C/ 100 лет при 25°C
- Дополнительный раздел кода загрузки с независимыми битами блокировки
• Внутрисистемное программирование с помощью встроенной программы загрузки
• Настоящая операция чтения во время записи
– Блокировка программирования для обеспечения надежности программного обеспечения: до 64 КБ Дополнительное пространство внешней памяти
• Интерфейс JTAG (совместимый со стандартом IEEE 1149.1)
– Возможности граничного сканирования в соответствии со стандартом JTAG
– Обширная встроенная поддержка отладки
– Программирование флэш-памяти, EEPROM, фьюзов и блокировочных битов через интерфейс JTAG.
• Периферийные функции
– Два 8-битных таймера/счетчика с отдельным предделителем и режимом сравнения
– Четыре 16-битных таймера/счетчика с отдельным предделителем, режимом сравнения и захвата
- Счетчик реального времени с отдельным генератором
– Четыре 8-битных канала ШИМ
– Шесть/двенадцать каналов ШИМ с программируемым разрешением от 2 до 16 бит
(ATmega1281/2561, ATmega640/1280/2560)
– Модулятор сравнения выходов
– 8/16-канальный, 10-битный АЦП (ATmega1281/2561, ATmega640/1280/2560)
– Два/четыре программируемых последовательных USART (ATmega1281/2561, ATmega640/1280/2560)
– Последовательный интерфейс Master/Slave SPI
– Байт-ориентированный 2-проводной последовательный интерфейс
– Программируемый сторожевой таймер с отдельным встроенным генератором
– встроенный аналоговый компаратор
- Прерывание и пробуждение при смене пин-кода
• Специальные функции микроконтроллера
– Сброс при включении питания и программируемое обнаружение отключения питания
- Внутренний калиброванный осциллятор
– Внешние и внутренние источники прерываний
- Шесть режимов сна: бездействие, шумоподавление АЦП, энергосбережение, отключение питания, режим ожидания,
и расширенный режим ожидания
• Ввод/вывод и пакеты
– 54/86 программируемых линий ввода/вывода (ATmega1281/2561, ATmega640/1280/2560)
– 64-контактный QFN/MLF, 64-контактный TQFP (ATmega1281/2561)
– 100-выводной TQFP, 100-шариковый CBGA (ATmega640/1280/2560)
– RoHS/полностью зеленый
• Диапазон температур:
– от -40°C до 85°C Промышленный
• Сверхнизкое энергопотребление
– Активный режим: 1 МГц, 1,8 В: 500 мкА
– Режим отключения питания: 0,1 мкА при 1,8 В
• Класс скорости:
– ATmega640V/ATmega1280V/ATmega1281V:
0–4 МГц при 1,8–5,5 В, 0–8 МГц при 2,7–5,5 В
– ATmega2560V/ATmega2561V:
0–2 МГц при 1,8–5,5 В, 0–8 МГц при 2,7–5,5 В
– ATmega640/ATmega1280/ATmega1281:
0–8 МГц при 2,7–5,5 В, 0–16 МГц при 4,5–5,5 В
– ATmega2560/ATmega2561:
0–16 МГц при 4,5–5,5 В
1. Рисунок конфигурации выводов
1-1.TQFP-распиновка ATmega640/1280/2560
Рисунок 1-2.CBGA-распиновка ATmega640/1280/2560
Рисунок 1-3.Распиновка ATmega1281/2561
Примечание. Большая центральная площадка под корпусом QFN/MLF изготовлена из металла и внутренне соединена с GND.Его следует припаять или приклеить к плате, чтобы обеспечить хорошую механическую устойчивость.Если центральная колодка останется неподсоединенной, упаковка может отсоединиться от доски.
2. Обзор
ATmega640/1280/1281/2560/2561 — это 8-разрядный КМОП-микроконтроллер с низким энергопотреблением, основанный на улучшенной RISC-архитектуре AVR.Выполняя мощные инструкции за один такт, ATmega640/1280/1281/2560/2561 достигает пропускной способности, приближающейся к 1 MIPS на МГц, что позволяет разработчику системы оптимизировать энергопотребление в зависимости от скорости обработки.
2.1 Блок-схема
Фигура2-1.Блок-схема