
Add to Cart
Транзистор силы DSP Mosfet TMS320F28335PTPQ, DSC Delfino Micrcntrlr
Особенности 1
1
Высокопроизводительная статическая технология CMOS – до 150 MHz (время цикла 6.67-ns)
– 1.9-V/1.8-V ядр, дизайн I/O 3.3-V
Высокопроизводительное трицатидвухразрядное C.P.U. (TMS320C28x)
– Блок плавающей запятой единственной точности IEEE 754
(FPU) (F2833x единственное)
– деятельность MAC × 32 16 × 16 и 32
– 16×16dualMAC
– Архитектура автобуса Гарвард
– Быстрые ответ и обработка прерывания
– Унифицированная модель памяти программируя
– Код-эффективный (в C/C++ и собрании)
регулятор DMA 6-канала (для ADC, McBSP, ePWM, XINTF, и SARAM)
шестнадцатиразрядный или трицатидвухразрядный внешний интерфейс (XINTF) – достигаемость адреса × 16 больше чем 2M
память На-обломока
– F28335, F28333, F28235:
256K вспышка × 16, 34K × 16 SARAM
– F28334, F28234:
128K вспышка × 16, 34K × 16 SARAM
– F28332, F28232:
64K вспышка × 16, 26K × 16 SARAM
– 1K×16OTPROM
ROM ботинка (8K × 16)
– С режимами ботинка программного обеспечения (через SCI, SPI,
КОНСЕРВНАЯ БАНКА, I2C, McBSP, XINTF, и параллельный I/O)
– Стандартные таблицы математики
Часы и контроль системы – генератор На-обломока
– Модуль таймера сторожевого пса
GPIO0 к штырям GPIO63 можно подключить до одно из 8 внешних прерываний ядра
Периферийный блок расширения прерывания (ПИРОГА) который поддерживает все 58 периферийных прерываний
ключ/замок безопасностью 128-bit
– Защищает блоки flash/OTP/RAM
– Предотвращает обратное проектирование микропрограммных обеспечений
1
• Увеличенные peripherals контроля
– До 18 выходов PWM
– До 6 выходов HRPWM с MEP 150 ps
разрешение
– До 6 входных сигналов захвата события
– До 2 интерфейса кодировщика квадрирования
– До 8 трицатидвухразрядных таймеров
(6 для eCAPs и 2 для eQEPs)
– До 9 шестнадцатиразрядных таймеров
(6 для ePWMs и 3 XINTCTRs) • 3 трицатидвухразрядных таймера C.P.U.
• Peripherals серийной гавани
– До 2 модуля КОНСЕРВНОЙ БАНКИ
– До 3 модуля SCI (UART)
– До 2 модуля McBSP (конфигурируемого как SPI) – один модуль SPI
– Один Интер-интегрированный автобус цепи (I2C)
• 12 сдержали ADC, 16 каналов
– 80 конверсионных курсов ns
– 2 мультиплексор входного сигнала канала × 8
– Образц-и-владение 2
– Одиночные/одновременные преобразования – внутренние или внешняя ссылка
• До 88 индивидуально programmable, передали по мультиплексу штыри GPIO с фильтровать входного сигнала
• Поддержка развертки границы JTAG
– Тест стандарта стандарта 1149.1-1990 IEEE
Порт доступа и архитектура развертки границы • Предварительные особенности эмулирования
– Функции анализа и точки прерывания
– Реальное время отлаживает используя оборудование • Поддержка развития включает
– Компилятор/сборщик/линкер ANSI C/C++
– Композитор StudioTM IDE кода
– DSP/BIOSTM и SYS/BIOS
– Управление мотора цифров и цифровое программное обеспечение силы
библиотеки
• Маломощные режимы и энергосбережения
– БЕСПОЛЕЗНЫЙ, РЕЗЕРВНЫЙ, режимы ОСТАНОВКИ поддержали
– Выведите индивидуальные периферийные часы из строя • Endianness: Немногое endian