Корка РУКИ микросхем и интегральных схема ЛПК1752ФБД80 трицатидвухразрядная - микроконтроллер М3
Общее описание
ЛПК1766 микроконтроллер РУКИ основанный Кортекс-М3 для врезанных применений отличая высоким уровнем интеграции и потребления низкой мощности. РУКА Кортекс-М3 ядр следующего поколени которое предлагает повышения системы как увеличенный отлаживает особенности и высокий уровень интеграции блока поддержки.
ЛПК1766 работает на частотах К.П.У. до 80 МХз. К.П.У. РУКИ Кортекс-М3 включает трубопровод 3 этапов и использует архитектуру Гарварда с отдельной местной инструкцией и шинами данных так же, как третьим автобусом для периферальс. К.П.У. РУКИ Кортекс-М3 также включает внутренний блок префетч который поддерживает умозрительный разветвлять.
Периферийный комплект ЛПК1766 включает кб 256 флэш-памяти, кб 64 из памяти данных, МАК локальных сетей, интерфейса прибора УСБ/Хост/ОТГ, регулятора ДМА 8 каналов общецелевого, 4 УАРЦ, 2 МОЖЕТ каналы, 2 регулятора ССП, интерфейс СПИ, 3 интерфейса И 2К, 2 иньпут плюс интерфейс 2 выведенный наружу И2С, 8 бит бит АДК канала 12, 10 ДАК, управление мотора ПВМ, интерфейс кодировщика квадрирования, 4 общецелевых таймера, 6 выведенного наружу общее назначение ПВМ, ультра-низкая сила РТК с поставкой отдельной батареи, и до 70 общецелевые штырей И/О.
ЛПК1766 штыр-совместимо к микроконтроллеру ЛПК2366 АРМ7-басед.
Особенности
- Процессор РУКИ Кортекс-М3 , бежать на частотах до 80 МХз. Блок (MPU) предохранения от памяти поддерживая 8 регионов включенн.
- ПОДГОТОВЬТЕ гнездят разъемом, который регулятор Векторед прерывания Кортекс-М3 (NVIC).
- память программимг вспышки на-обломока 256 кб. Увеличенный акселератор флэш-памяти включает высокоскоростную деятельность 80 МХз с зеро статусами ожидания.
- В-система программируя (ISP) и В-применение программируя (IAP) через программное обеспечение загрузчика операционной системы на-обломока.
- на-обломок СРАМ 64 кб включает:
- кб 32 СРАМ на К.П.У. с местным кодом/шиной данных для высокопроизводительного доступа К.П.У.
- 2 16 блока кб СРАМ с отдельными каналами доступа для более высокого объема. Эти блоки СРАМ могут быть использованы для памяти локальных сетей, УСБ, и ДМА, так же, как для общецелевой инструкции и хранения данных К.П.У.
- Регулятор ДМА 8 каналов общецелевой (ГПДМА) на матрице АХБ разнослоистой которую можно использовать с ССП, И2С, УАРТ, Сетно-аналогов-к-цифровыми и Цифров-к-сетноыми-аналогов периферальс конвертера, сигналами спички таймера, и для передач памят-к-памяти.
- Разнослоистое соединение матрицы АХБ обеспечивает отдельный автобус для каждого мастера АХБ. Мастера АХБ включают К.П.У., общецелевой регулятор ДМА, МАК локальных сетей, и интерфейс УСБ. Это соединение обеспечивает сообщение без задержек арбитража.
- Разделенный автобус АПБ позволяет высокому объему с немногими стойлами между К.П.У. и ДМА.
- Последовательные интерфейсы:
- МАК локальных сетей с интерфейсом РМИИ и преданным регулятором ДМА.
- Регулятор прибора высшей скорости УСБ 2,0/Хост/ОТГ с преданным регулятором ДМА и на-обломок ПХИ для прибора, хозяина, и функций ОТГ.
- 4 УАРЦ с частичным поколением скорости передачи информации в бодах, внутренней поддержкой ФИФО, ДМА, и поддержкой РС-485. Один УАРТ имеет И/О управлением модема, и один УАРТ имеет поддержку ИрДА.
- МОЖЕТ регулятор 2.0Б с 2 каналами.
- Регулятор СПИ с одновременным, серийным, дуплексным сообщением и программабле длиной данных.
- 2 регулятора ССП с возможностями ФИФО и мульти-протокола. Интерфейсы ССП можно использовать с регулятором ГПДМА.
- 2 интерфейсаК-автобуса И2 поддерживая быстрый режим с тарифом данных 400 кбиц/с с множественными опознаванием адреса и режимом монитора.
- Один интерфейсК-автобуса И2 поддерживая полную спецификацию И2К-бус и быструю положительную величину режима с тарифом данных 1 Мбит/с с множественными опознаванием адреса и режимом монитора.
- и интерфейс 2 с (звука Интер-ИК) для цифровых аудио входного сигнала или выхода, с частичным управлением тарифа. Интерфейс И2С можно использовать с ГПДМА. Интерфейс И2С поддерживает 3 провода и 4 данного по провода передают и получают так же, как вход-выход мастерских часов.
- другие периферальс:
- 70 общецелевых штырей И/О (GPIO) с конфигурируемой тягой-вверх/вниз резисторами и новым, конфигурируемым работающим режимом открыт-стока.
- аналого-цифровой преобразователь 12-бит (АДК) с входным сигналом передавая по мультиплексу среди 8 штырей, конверсионных курсов до 1 МХз, и множественных регистров результата. 12 бит АДК можно использовать с регулятором ГПДМА.
- Цифров-к-сетноой-аналогов конвертер 10-бит (ДАК) с преданным таймером преобразования и поддержкой ДМА.
- 4 общецелевых таймеры/счетчика, с итогом 8 входных сигналов и 10 захвата сравнивают выходы. Каждый блок таймера имеет внешний входной сигнал отсчета и поддержку ДМА.
- Одно управление мотора ПВМ с поддержкой для трехфазного управления мотора.
- Интерфейс кодировщика квадрирования который может контролировать один внешний кодировщик квадрирования.
- Один стандартный блок ПВМ/тимер с внешним входным сигналом отсчета.
- Реальний маштаб времени (RTC) с отдельным доменом силы и преданным генератором РТК. Блок РТК включает 64 байта использующих энергию батаре резервных регистров.
- Таймер сторожевого пса (ВДТ) переустановит микроконтроллер в пределах разумного времени если он входит в ошибочное государство.
- Таймер тикания системы, включая внешний вариант входного сигнала часов.
- Повторяющийся таймер прерывания предусматривает программабле и повторение приуроченные прерывания.
- Каждое периферийное имеет свой собственный рассекатель часов для более дополнительных энергосбережений.
- Стандартный тест ДЖТАГ/отлаживает интерфейс для совместимости с существующими инструментами. Серийный провод отлаживает и серийные варианты порта трассировки провода.
- Модуль трассировки эмулирования включает ненавязчивое, высокоскоростное вычерчивание в реальном времени исполнения инструкции.
- Интегрированный ПМУ (блок управления силы) автоматически регулирует внутренние регуляторы для того чтобы уменьшить расход энергии во время сна, глубокого сна, силы-вниз, и глубоких режимов силы-вниз.
- 4 уменьшенных режима силы: Сон, Глубок-сон, сила-вниз, и глубокая сила-вниз.
- Определите электропитание 3,3 в (2,4 в к 3,6 в).
- 4 входного сигнала внешних прерывания конфигурируемого как край/ровное чувствительное. Все штыри на ПОРТ0 и ПОРТ2 можно использовать как источники прерывания края чувствительные.
- Входной сигнал (NMI) Нон-маскабле прерывания.
- Функция выхода часов которая может отразить главные часы генератора, часы ИРК, часы РТК, часы К.П.У., и часы УСБ.
- Регулятор прерывания (WIC) пробуждения позволяет К.П.У. автоматически проспать вверх от любого прерывания приоритета которое может произойти пока часы остановлены в глубоком сне, силе-вниз, и глубоких режимах силы-вниз.
- Процессор будильника от режима силы-вниз через прерывания от различных периферальс.
- Брауноут обнаруживает с отдельным порогом для прерывания и, который принудили возврата.
- Возврат включения питания (POR).
- Кварцевый осциллятор с рабочим диапазоном 1 МХз к 24 МХз.
- 4 генератор МХз внутренний РК уравновесил до 1% точность которую можно выборочно использовать как системные часы.
- ПЛЛ позволяет деятельности К.П.У. до тарифа К.П.У. максимума без потребности для высокочастотного кристалла. Смогите побежаться от главного генератора, внутреннего генератора РК, или генератора РТК.
- УСБ ПЛЛ для добавленной гибкости.
- Код прочитал защиту (CRP) с различными уровнями безопасностью.
- Доступный как 100 пакет штыря ЛКФП (14 кс 14 кс 1,4 мм).
Применения
- еМетеринг
- освещения
- Промышленное сети
- аварийных систем
- полотняных товаров
- Управление мотора
Блок-схема

План пакета
ЛКФП100: пакет пластикового квадрацикла низкопрофильного плоский; 100 руководств; тело 14 кс 14 кс 1,4 мм СОТ407-1
