
Add to Cart
Интегрированный обзор XC6SL4-2TQG144C семьи обломока Spartan-6 IC программного счетчик счетчика
Семья обломока Spartan-6 XC6SL4-2TQG144C Xilinx Parogramm IC
Характеристики
• Семья Spartan-6:
• Spartan-6 LX FPGA: Оптимизированная логика
• Spartan-6 LXT FPGA: Высокоскоростное серийное взаимодействие
• Конструированный для низкой цены
• Множественные эффективные интегрированные блоки
• Оптимизированный выбор стандартов I/O
• Расположенные ступенями пусковые площадки
• Высокообъемной пакеты провод-скрепленные пластмассой
• Низко статическая и динамическая сила
• процесс 45 nm оптимизированный для цены и низкой мощности
• Hibernate режим силы-вниз для zero силы
• Суспендируйте режим поддерживает положение и конфигурация с многоштыревое будильника, контролирует повышение
• Более малоэнергичное напряжение тока сердечника 1.0V (LX FPGAs, -1L только)
• Напряжение тока сердечника высокой эффективности 1.2V (ранги скорости LX и LXT FPGAs, -2, -3, и -4)
• Multi-напряжение тока, multi-стандартные банкы интерфейса SelectIO™
• Тариф передачи данных до 1.050 Mb/s в I/O дифференциала
• Дискретный привод выхода, до 24 mA в штырь
• 3.3V к стандартам и протоколам I/O 1.2V
• Интерфейсы недорогой памяти HSTL и SSTL
• Горячее соответствие обмена
• Регулируемые тарифы ряда I/O для того чтобы улучшить герметичность сигнала
• Высокоскоростные приемопередатчики GTP серийные в LXT FPGAs
• До 3,125 Gb/s
• Высокоскоростные интерфейсы
Общее описание
Семья Spartan®-6 обеспечивает ведущие возможности внедрения системы с самой низкой общей стоимостью для высокообъемных применений. Семья 13-члена поставляет расширенные плотности колебаясь от 3.840 до 147.443 клетки логики, с половиной расхода энергии предыдущих спартанских семей, и более быстрое, более всестороннее взаимодействие. Построенный на возмужалом технологическом прочессе 45 nm малоэнергичном медном который поставляет оптимальный баланс цены, силы, и представления, предложения семьи Spartan-6 новая, эффективный, двойн-регистр 6 input логика таблицы следования (LUT) и богатый выбор встроенного систем-уровня преграждает. Эти включают 18 штосселей блока кб (2 x кб 9), ломтики второго поколения DSP48A1, регуляторы памяти SDRAM, увеличенные блоки управления часов смешанн-режима, технологию SelectIO™, poweroptimized высокоскоростные серийные блоки приемопередатчика, блоки критической точки PCI Express® совместимые, предварительные режимы управления силы систем-уровня, автоматическ-обнаруживают опции конфигурации, и увеличенную обеспеченность IP с предохранением от AES и дна прибора. Эти характеристики снабубегут недорогую programmable алтернативу изготовленные на заказ продукты ASIC с беспрецедентный легкием в использовании. Предложение Spartan-6 FPGAs самое лучшее разрешение для высокообъемных конструкций логики, едок-ориентированное DSP конструирует, и цен-чувствительные врезанные применения. Spartan-6 FPGAs programmable учредительство кремния для пристрелнных платформ конструкции которые поставляют интегрированное програмное обеспечение и аппаратные компоненты которое позволяют конструкторы сфокусировать на рационализаторстве как только их этап разработки начинает. Сводка Spartan-6 FPGA
включать: Серийное ATA, рассвет, 1G локальная сеть, PCI курьерский, OBSAI, CPRI, EPON, GPON, DisplayPort, и XAUI • Интегрированный блок критической точки для конструкций PCI курьерских (LXT) • Недорогая поддержка технологии PCI® совместимая с 33 MHz, 32 - и 64-разрядная спецификация. • Эффективные ломтики DSP48A1 • Высокопроизводительная арифметика и обработка сигнала • Голодает аккумулятор 18 x 18 множителей и 48 битов • Прокладывая трубопровод и каскадируя возможность • Pre-сумматор для помощи применений фильтра • Интегрированные блоки регулятора памяти • Поддержка ГДР, DDR2, DDR3, и LPDDR • Тарифы данных до 800 Mb/s (ширина полосы частот пика 12,8 Gb/s) • структура шины Multi-порта с независимым FIFO для уменьшения времени конструкции выдает • Обильные ресурсы логики с увеличенной емкостью логики • Опционный сдвиговый регистр или распределенная поддержка RAM • Эффективные 6 input LUTs улучшает представление и уменьшает силу • LUT с двойными кувырками для применений трубопровода центральных • RAM блока с широким диапазоном степени детализации • Быстрый RAM блока с байтом пишет позволяет • 18 блоков кб которые можно выборочно запрограммировать как независимый 2 9 штосселей блока кб • Плитка (CMT) управления часов для увеличенного представления • Малошумный, гибкий хронометрировать • Менеджеры цифровых часов (DCMs) исключают skew часов и искажение круга обязаностей • Участк-Locked петли (PLLs) для хронометрировать низк-дрожания • Синтез частоты с одновременными умножением, разделением, и переводом участка • 16 сетей часов низк-skew глобальных • Упрощенная конфигурация, стандарты поддержек недорогие • штырь 2 автоматическ-обнаруживает конфигурацию • Обширное третья сторона SPI (до x4) и НИ внезапная поддержка • Вспышка платформы Xilinx богатые люди характеристики с JTAG • Поддержка MultiBoot для дистанционного подъема с множественными bitstreams, используя предохранение от барбоса • Увеличенная обеспеченность для предохранения от конструкции • Уникально обозначение дна прибора для удостоверения подлинности конструкции • Шифрование bitstream AES в более больших приборах • Более быстро врезанный обрабатывать с увеличенный, низкая цена, обработчик MicroBlaze™ мягкий • Ведущие в отрасли конструкции IP и справки
Сводка характеристики Spartan-6 FPGA
Таблица 1: Сводка характеристики Spartan-6 FPGA прибором
Прибор | Клетки логики | Ломтики | Кувырки | Макс распределило RAM (кб) | Ломтики DSP48A1 | Кб 18 | Макс (кб) | CMTs | Блоки регулятора памяти (Макс) | Блоки критической точки для PCI курьерского | Максимальные приемопередатчики GTP | Полные банкы I/O | Максимальный потребитель |
XC6SLX4 | 3.840 | 600 | 4.800 | 75 | 8 | 12 | 216 | 2 | 0 | 0 | 0 | 4 | 132 |
XC6SLX9 | 9.152 | 1.430 | 11.400 | 90 |
16 |
32 | 576 | 2 | 2 | 0 | 0 | 4 | 200 |
XC6SLX16 | 14.579 | 2.278 | 18.244 | 136 | 32 | 32 | 576 | 2 | 2 | 0 | 0 | 4 | 232 |
XC6SLX25 | 24.051 | 3.758 | 30.064 | 229 | 38 | 52 | 936 | 2 | 2 | 0 | 0 | 4 | 266 |
XC6SLX45 | 43.661 | 6.822 | 54.576 | 401 | 58 | 116 | 2088 | 4 | 2 | 0 | 0 | 4 | 358 |
XC6SLX75 | 74.637 | 11.662 | 93.296 | 692 | 132 | 172 | 3096 | 6 | 4 | 0 | 0 | 6 | 408 |
XC6SLX100 | 101.261 | 15.822 | 125.676 | 976 | 180 | 268 | 4824 | 6 | 4 | 0 | 0 | 6 | 480 |
XC6SLX150 | 147.443 | 23.038 | 184.304 | 1355 | 180 | 268 | 4824 | 6 | 4 | 4 | 0 | 0 | 6 |
567XC6S LX25T | 24.051 | 3.758 | 30.064 | 229 | 38 | 52 | 936 | 2 | 2 | 1 | 2 | 4 | 250 |
XC6SLX45T | 43.661 | 6.822 | 54.576 | 401 | 58 | 116 | 2088 | 4 | 2 | 1 | 4 | 4 | 296 |
XC6SLX75T | 74.637 | 11.622 | 93.296 | 692 | 132 | 172 | 3096 | 6 | 4 | 1 | 8 | 6 | 348 |
XC6SLX100T | 101.261 | 15.822 | 126.576 | 976 | 180 | 268 | 4824 | 6 | 4 | 1 | 8 | 6 | 498 |
XC6SLX150T | 147.443 | 23.038 | 184.304 | 1355 | 180 | 268 | 4824 | 6 | 4 | 1 | 8 | 6 | 540 |
Примечания: 1. Номинальности клетки логики Spartan-6 FPGA отражают увеличенную возможность клетки логики предложенную новым зодчеством 6 input LUT.
2. Каждый ломтик Spartan-6 FPGA содержит 4 LUTs и 8 кувырков.
3. Каждый ломтик DSP48A1 содержит множитель 18 x 18, сумматор, и аккумулятор.
4. Штоссели блока кб фундаментально 18 в размере. Каждый блок можно также использовать как независимый 2 9 блоков кб.
5. Каждое CMT содержит 2 DCMs и одно PLL.
Комбинации Прибор-Пакета Spartan-6 FPGA и доступное I/Os
Таблица 2: Комбинации Прибор-Пакета Spartan-6 и максимум доступное I/Os
Примечания:
1. Никакой регулятор памяти на приборах в этих пакетах.
2. Поддержка блока регулятора памяти x8 на приборах XC6SLX9 и XC6SLX16 в пакете CSG225. Никакой регулятор памяти в XC6SLX4.
3. Эти приборы доступны как в Pb, так и всвободных пакетах (дополнительном g) как стандарт приказывая варианты.
4. Эти пакеты поддерживают 2 из 4 регуляторов памяти в приборах XC6SLX75, XC6SLX75T, XC6SLX100, XC6SLX100T, XC6SLX150, и XC6SLX150T.