Anterwell Technology Ltd.

Anterwell Technology Ltd. Large Original stock of IC Electronics Components, Transistors, Diodes etc. High Quality, Reasonable Price, Fast Delivery.

Manufacturer from China
Сайт Участник
10 лет
Главная / продукты / Integrated Circuit Chip /

Электронные устройства и интегральные схемаы 3V LVDS определяют обломок IC усилителя

контакт
Anterwell Technology Ltd.
Город:shenzhen
Область/Штат:guangdong
Страна/регион:china
Контактное лицо:MissSharon Yang
контакт

Электронные устройства и интегральные схемаы 3V LVDS определяют обломок IC усилителя

Спросите последнюю цену
Номер модели :DS90LV011AFMFX-NOPB
Место происхождения :Малайзия
Количество минимального заказа :ТИПСЫ
Термины компенсации :T/T, Western Union, Paypal
Способность поставкы :8200PCS
Срок поставки :1 день
Упаковывая детали :пожалуйста свяжитесь я для деталей
Особенности :Широкий ряд рабочего потенциала 2 v к 6 v
Features2 :Выходы могут управлять до 10 LSTTL нагружают
Features3 :Потребление низкой мощности, 40-µA Макс ICC
Применения :Типичное tpd = 15 ns
Типичные применения 1 :привод выхода ±4-mA на 5 v
Пакет :SOT23-5
more
контакт

Add to Cart

Найти похожие видео
Посмотреть описание продукта

Электронные устройства и интегральные схемаы 3V LVDS определяют обломок IC усилителя

 

 

Общее описание

  DS90LV011A одиночный прибор водителя LVDS оптимизированный для высоких применений тарифа и низкой мощности данных. DS90LV011A настоящий водитель режима позволяющ диссипации силы остать низко даже на частоте коротковолнового диапазона. В добавлении, ток повреждения короткого замыкания также уменьшен. Прибор конструирован для того чтобы поддержать тарифы данных свыше 400Mbps (200MHz) используя технологию (LVDS) низшего напряжения дифференциальную сигнализируя. Прибор как в пакете транзистора плана 5 руководств малом, так и в новом пакете LLP-8 с размером тела 3mm x 3mm. Выходы LVDS были аранжированы для легкого плана PCB. Дифференциальные выходы водителя обеспечивают низкий EMI с своим типичным низким качанием выхода 350 mV. DS90LV011A можно спарить с своей линией приемником товарища одиночной, DS90LV012A, или с любым из приемников LVDS соотечественника, для того чтобы обеспечить высокоскоростной интерфейс LVDS.

 

 

Характеристики

n соответствует к тарифам переключения TIA/EIA-644-A стандартным n >400Mbps (200MHz)

n skew дифференциала 700 ps (100 ps типичных) максимальный

задержка распространения n 1,5 ns максимальная

электропитание 3.3V n одиночное

signaling n ±350 mV дифференциальный

n силы предохранение от (выходы в TRI-ПОЛОЖЕНИИ)

n Pinout упрощает план PCB

диссипация низкой мощности n (23 mW @ 3.3V типичное)

пакет руководства n SOT-23 5

пакет LLP-8 n Leadless (размер тела 3x3 mm)

штырь версии n SOT-23 совместимый с SN65LVDS1

n изготовленный с предварительным технологическим прочессом CMOS

рабочий диапазон температуры n промышленный (−40˚C к +85˚C)

 

Схемы коммутаций

Электронные устройства и интегральные схемаы 3V LVDS определяют обломок IC усилителя  Абсолютный максимум номинальностей (примечания 1)

Если воиска/воздушно-космическое пространство определили, то приборы необходимы, пожалуйста контактируют национальные раздатчиков офиса по сбыту полупроводника для наличия и спецификаций.

 

Подача напряжения (VDD) −0.3V к +4V

Ввод напряжения LVCMOS (TTL ВНУТРИ) −0.3V к +3.6V

LVDS вывело наружу напряжение тока (OUT±) −0.3V к +3.9V

LVDS вывело наружу диссипация силы @ +25˚C пакета 24mA короткого замыкания настоящая максимальная

Пакет 2,26 w LDA Derate пакет 18,1 mW/˚C LDA над пакетом 902 термального сопротивления +25˚C (θJA) 55.3˚C/Watt MF mW Derate пакет 7,22 mW/˚C MF над температурой хранения 138.5˚C/Watt −65˚C термального сопротивления +25˚C (θJA) к +150˚C

 

 

 

 

 

 

Порекомендованные условия Operating

  Минута  Тип Макс  Блоки
Подача напряжения (VDD) 3,0 3,3  3,6 V
Температура (TA −40  +25  +85 ˚C

 

 

(Продолжаемые) характеристики переключения

Примечание 1: «Абсолютный максимум номинальностей» те значения за которыми безопасность прибора нельзя гарантировать. Они не значены, что подразумевают что приборы следует управля на этих пределах. Таблица «электрических характеристик» определяет условия деятельности прибора.

Примечание 2: Течение в штыри прибора определено как позитв. Течение из штырей прибора определено как недостаток. Все напряжения тока снабжены ссылками для того чтобы смолоть за исключением VOD.

Примечание 3: Все typicals даются для: VDD = +3.3V и TA = +25˚C.

Примечание 4: Течение короткого замыкания выхода (IOS) определено как величина только, минус знак показывает направление только.

Примечание 5: Эти параметры гарантированы конструкцией. Пределы основаны на статистическом анализе представления прибора над рядами PVT (процесса, напряжения тока, температуры).

Примечание 6: CL включает емкость зонда и приспособления.

Примечание 7: Форма волны генератора для всего если не указано иначе испытаний: f = 1 MHz, ZO = 50Ω, ≤ 1 ns tr, ≤ 1 ns tf (10%-90%).

Примечание 8: DS90LV011A настоящие прибор и только функция режима с спецификацией схемы данных когда активная нагрузка приложена к выходам водителей.

Примечание 9: tSKD1, |tPLHD − tPHLD|, разница в величины в дифференциальном времени задержки распространения между положительным идя краем и отрицательным идя краем такого же канала. Примечание 10: tSKD3, дифференциальная часть к Skew части, определено как разница между минимумом и определенными максимумом дифференциальными задержками распространения. Эта спецификация применяется к приборам на таком же VDD и в пределах 5˚C одина другого внутри температурная амплитуда рабочей температуры. Примечание 11: tSKD4, часть к skew части, дифференциальный канал для того чтобы направить skew любого случая между приборами. Эта спецификация применяется к приборам над порекомендованными рядами рабочей температуры и напряжения тока, и через отростчатое распределение. tSKD4 определено как |Максимальная минута −| дифференциальная задержка распространения. Примечание 12: условия входного сигнала генератора fMAX: tr = tf < 1="" ns=""> 250mV. Параметр гарантирован конструкцией. Предел основан на статистическом анализе прибора над рядом PVT к времена переходов (tTLH и tTHL).

Запрос Корзина 0