
Add to Cart
Высокопроизводительное C.P.U.
• Доработанная архитектура Гарвард
• До 16 MIPS деятельности @ 32 MHz
• Генератор 8 MHz внутренний с вариантом 4x PLL и множественными вариантами границы
• 17-Bit множителем оборудования Одно-цикла 17-Bit
• трицатидвухразрядный шестнадцатиразрядным рассекателем оборудования
• шестнадцатиразрядный работая массив регистра шестнадцатиразрядное x
• Оптимизированная C-компилятором архитектура набора инструкций:
- 76 низкопробных инструкций
- Гибкие способы адресации
• 2 блока поколения адреса (AGUs) для отдельного чтения и написать адресовать памяти данных
Особенные особенности микроконтроллера
• Ряд рабочего потенциала 2.0V к 3.6V
• терпимый входной сигнал 5.5V (цифровые штыри единственные)
• Сильнотоковая раковина/источник (18 мам mA/18) на всех штырях I/O
• Внезапная память программы:
- 10 000 стираний/пишет
- минимум удерживания данных 20-year
• Режимы управления силы:
- Спят, бездельничают, дремают и другие режимы часов
- Рабочий ток: 650 A/MIPS, типичное на 2.0V
- Сон настоящий: nA 150, типичный на 2.0V
• Failsafe деятельность монитора часов (FSCM):
- Обнаруживает отказ и переключатели часов к на-обломоку, маломощному генератору RC
• На-обломок, регулятор 2.5V с отслеживая режимом
• Возврат включения питания (POR), таймер включения питания (PWRT) и таймер запуска генератора (OST)
• Гибкий таймер сторожевого пса (WDT) с На-обломоком, маломощным генератором RC для надежной деятельности
• В-цепь серийное Programming™ (ICSP™) и В-цепь отлаживают (ICD) через 2 штыря
• Поддержка развертки границы JTAG
Сетноые-аналогов особенности
• 10-Bit, до аналого-цифрового преобразователя 13-Channel:
- конверсионный курс 500 ksps
- Преобразование доступное во время сна и бесполезное
• Двойные сетноые-аналогов компараторы с Programmable конфигурацией вход-выхода
Периферийные особенности
• Периферийный Pin отборный (PPS):
- Позволяет независимый составлять карту I/O много peripherals
- До 26 доступных штырей (приборы 44-pin)
- Непрерывные проверка целостности оборудования и блокировки безопасности предотвращают неумышленные изменения конфигурации
• 8-разрядный параллельный мастер/невольничий порт (PMP/PSP):
- До шестнадцатиразрядный переданный по мультиплексу адресовать, с до 11 преданным штырем адреса на 44 приборах штыря
- Programmable полярность на линиях управления
• Реальний маштаб времени оборудования/календарь (RTCC):
- Обеспечивает функции часов, календаря и сигнала тревоги
• Programmable циклический чек за счет избытка (CRC)
• 2 модуля 3-Wire/4-Wire SPI (режимы кадра поддержки 4) с буфером 8-Level FIFO
• Мульти-мастер поддержки 2 модулей I2C™/невольничьи режим и адресовать 7-Bit/10-Bit
• 2 модуля UART:
- Поддержки RS-485, RS-232, и LIN/J2602
- кодировщик/дешифратор оборудования На-обломока для IrDA®
- Автоматическ-бодрствование-вверх на стартовом бите
- Автоматическ-бод обнаруживает
- буфер 4-level глубокий FIFO
• 5 шестнадцатиразрядные таймеры/счетчиков с Programmable Prescaler
• 5 шестнадцатиразрядных входных сигналов захвата
• 5 шестнадцатиразрядных выходов Compare/PWM
• Конфигурируемые выходы Открыт-стока на штырях I/O цифров
• До 3 источника внешних прерывания
БЛОК-СХЕМА СИСТЕМЫ ВОЗВРАТА
спецификация PIC24FJ64GA002T-I/ML
Категория |
Интегральные схемаы (ICs) |
Серия
|
PICTURE® 24F
|
Процессор ядра
|
ИЗОБРАЖЕНИЕ
|
Размер ядра
|
шестнадцатиразрядный
|
Скорость
|
32MHz
|
Взаимодействие
|
² C I, PMP, SPI, UART/USART
|
Peripherals
|
Браун-вне обнаруживает/возврат, LVD, POR, PWM, WDT
|
Номер I/O
|
21
|
Размер запоминающего устройства программы
|
64KB (22K x 24)
|
Тип памяти программы
|
ВСПЫШКА
|
Размер RAM
|
8K x 8
|
Напряжение тока - поставка (Vcc/Vdd)
|
2V | 3.6V
|
Преобразователи данных
|
A/D 10x10b
|
Тип генератора
|
Внутренний
|
Рабочая температура
|
-40°C | 85°C (ЖИВОТИКИ)
|
Устанавливать тип
|
Поверхностный держатель
|
Пакет/случай
|
28-VQFN подвергло пусковая площадка действию
|
Пакет прибора поставщика
|
28-QFN (6x6)
|